色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > LEON處理器的開發(fā)應(yīng)用技術(shù)文獻(xiàn)及案例匯總

          LEON處理器的開發(fā)應(yīng)用技術(shù)文獻(xiàn)及案例匯總

          作者: 時間:2015-05-09 來源:網(wǎng)絡(luò) 收藏

            LEON是一款32位RISC處理器,支持V8指令集,由歐洲航天總局旗下的Gaisler Research開發(fā)、維護(hù),目的是擺脫歐空局對美國航天級處理器的依賴。LEON的主要產(chǎn)品線包括Leon2、Leon3、Leon4。

          本文引用地址:http://cafeforensic.com/article/273882.htm

            LEON3開源軟核處理器動態(tài)圖像邊緣檢測SoC設(shè)計

            本文采用局部熵邊緣檢測算法,將圖像采集,邊緣檢測和圖像顯示三個部分封裝設(shè)計為IP(Intellectual Property)核,通過AMBA APB總線嵌入到LEON3的經(jīng)典SoC架構(gòu)中。實現(xiàn)了多路數(shù)據(jù)并行處理和DSP模塊加速處理,配合CPU軟核的協(xié)調(diào)參數(shù)配置功能,可以充分發(fā)揮硬件設(shè)計的高速性和靈活性。

            基于LEON2的SOC原型開發(fā)平臺設(shè)計

            本文就介紹了LEON2微處理器核,快速的建立起一個SOC的平臺的原型對于驗證系統(tǒng)性能與加快軟件開發(fā)都是相當(dāng)重要的。本文還詳細(xì)闡述了如何在Altera的FPGA開發(fā)板上建立基于LEON2微處理器的SOC原型平臺。

            Leon2處理器IP核的結(jié)構(gòu)、技術(shù)特點及其軟硬件開發(fā)過程

            本文將從Leon2的結(jié)構(gòu)、技術(shù)特點、軟硬件的開發(fā)過程和應(yīng)用實例等四個方面進(jìn)行介紹。在技術(shù)特點中,主要介紹了它所遵循的SPARCV8規(guī)范、采用的AMBH2.0內(nèi)部系統(tǒng)總線協(xié)議、容錯設(shè)計方法和VHDL編程風(fēng)格等。

            Leon3軟核的FPGA SelectMap接口配置設(shè)計

            本文結(jié)合具體應(yīng)用需求,介紹了利用嵌入式CPU Leon3軟核處理器對Virtex系列FPGA的配置進(jìn)行控制的方法。此系統(tǒng)能夠?qū)崿F(xiàn)FPGA配置數(shù)據(jù)的重構(gòu),并且減少了外圍CPU和CPLD器件的使用,具有很好的應(yīng)用價值。

            基于LEON3處理器和Speed協(xié)處理器的復(fù)雜SoC設(shè)計實現(xiàn)

            本文就是介紹一款松耦合式可編程專用復(fù)雜SoC設(shè)計實現(xiàn),選用LEON3處理器作為MCU,Speed處理器作為Coprocessor。

            Leon2微處理器IP核原理及應(yīng)用

            為了使Leon2得到國內(nèi)業(yè)界的了解和進(jìn)一步的應(yīng)用,本文將從Leon2的結(jié)構(gòu)、技術(shù)特點、軟硬件的開發(fā)過程和應(yīng)用實例等四個方面進(jìn)行介紹。在技術(shù)特點中,主要介紹了它所遵循的SPARCV8規(guī)范、采用的AMBH2.0內(nèi)部系統(tǒng)總線協(xié)議、容錯設(shè)計方法和VHDL編程風(fēng)格等。

            LEON2應(yīng)用于數(shù)字機頂盒CPU的FPGA仿真

            為了使LEON2軟核能更快更好地應(yīng)用于數(shù)字機頂盒,選擇先在FPGA開發(fā)板上建立基于LEON2處理器的一個原型,通過這個原型對硬件性能進(jìn)行仿真,并且還可以在線修改程序,這樣就很容易驗證系統(tǒng)的性能,加速軟件開發(fā)調(diào)試流程。

            LEON2應(yīng)用于DCPU的FPGA仿真

            本文通過將片上系統(tǒng)映射到FPGA,這樣可以在接近運行速度的前提下,驗證硬件和軟件。這樣不僅為軟件部分能盡早地進(jìn)行開發(fā)與調(diào)試工作提供了原型,同時也可以在實際運行中發(fā)現(xiàn)一些在系統(tǒng)設(shè)計中沒有注意的地方。最終可以縮短設(shè)計周期,同時為設(shè)計一次成功提供了更大的把握。



          關(guān)鍵詞: ASIC SPARC

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉