色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 不要告訴我你懂上拉電阻,OC,OD電路

          不要告訴我你懂上拉電阻,OC,OD電路

          作者: 時(shí)間:2015-11-19 來源:網(wǎng)絡(luò) 收藏

            集電極開路、漏極開路、、下拉電阻等接口相關(guān)基本概念。

          本文引用地址:http://cafeforensic.com/article/283058.htm

            一.接口相關(guān)電路及概念

            1.集電極開路輸出(oc)

            當(dāng)三級(jí)管集電極什么都不接,叫做集電極開路,左側(cè)的三極管用于反向作用。

            1)當(dāng)左側(cè)輸入0時(shí),左側(cè)三極管截止,VCC通過電阻加到右側(cè)三極管基極,右測(cè)輸出端連接到地,輸出“0”

            2)因?yàn)榧姌O開路是無(wú)法輸出高電平的,如果想輸出高電平可以在輸出端加上。因此集電極輸出可以用作電平轉(zhuǎn)換。

            3)通過上拉電上啦至不同的電壓,來實(shí)現(xiàn)不同的電平轉(zhuǎn)換。

            2.用途的原理

            1)用作驅(qū)動(dòng)器:由于OC門電路的輸出管的集電極懸空,使用時(shí)接一個(gè)Rp到電源VCC。OC門使用上拉電阻以輸出高電平

            2)要特別注意選值:只要取值合適,既能做到保證輸出的高低電平符合要求,而且輸出三極管的負(fù)載電流又不至于過大。

            3)集電極開路輸出除了可以實(shí)現(xiàn)多門的線與邏輯關(guān)系外,通過使用大功率的三極管還可以直接驅(qū)動(dòng)較大電流的負(fù)載。

            -----------------------漏極開路0D-----------------------------

            1.電路特點(diǎn):

            在漏極外部的電路添加上拉電阻到電源。

            1)因?yàn)門=1/RC,所以R的阻值決定了邏輯電平轉(zhuǎn)換的上升/下降沿速度。

            2)阻值越大,速度越大,功耗越小。

            3)需要添加其它的判斷電路才能具備雙向輸入,

            4)如51中的P0口就是漏極開路輸出。

            在實(shí)際中將輸出的引腳連接到一條線上,形成“線與邏輯”關(guān)系。這樣所以的引腳成為邏輯與的功能。

            -----------------------推挽輸出--------------------

            1.電路特點(diǎn):

            1)兩只三極管在不斷地交替導(dǎo)通放大和截止變化,所以是推挽放大器。

            2)輸出即可以向負(fù)載灌電流,也可以向負(fù)載抽取電流

            -----------------------上拉與下拉電阻--------------------

            上拉電阻:提高輸出信號(hào)的驅(qū)動(dòng)能力,確定輸入信號(hào)的電平(防止干擾等),具體表現(xiàn)為:

            1)當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般3.5v),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

            2)OC門電路必須加上拉電阻(集電極開路),以提高輸出的高電平值

            3)為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上啦電阻。

            4)在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空

            5)芯片的管腳上加上拉電阻來提高輸出電平,從而提高芯片輸入信號(hào)和噪聲容限增強(qiáng)抗干擾能力

            6)提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

            7)長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下啦電阻是電阻匹配,有效的一直反射波干擾。

            -----------------------上拉電阻選擇原則------------------------

            1.從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大:電阻大,電流小。

            2.從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)該足夠?。弘娮栊?,電流大。

            3.對(duì)于高速電路,過大的上啦電阻可能邊沿變平緩

            通常在1K到10K之間選取。



          關(guān)鍵詞: 上拉電阻 OD

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉