基于DSP的USB口數(shù)據(jù)采集分析系統(tǒng)
——
該結(jié)構(gòu)圖中,CPLD和FPGA實(shí)現(xiàn)模塊接口,包括串并轉(zhuǎn)換、8位和32位數(shù)據(jù)總線間的轉(zhuǎn)換、SRAM等功能。采樣結(jié)果經(jīng)過(guò)CPLD送至DSP運(yùn)算處理(FFT變換、相關(guān)分析、功率譜分析等)后,由FPGA和USB接口送至主控計(jì)算機(jī)存儲(chǔ)和顯示。計(jì)算機(jī)應(yīng)用程序易于實(shí)現(xiàn)豐富的圖形界面,具有良好的人機(jī)接口。
1 模數(shù)模塊
本系統(tǒng)主要用于振動(dòng)信號(hào)和噪聲分析,要求采樣精度高,采樣頻率不超過(guò)100kHz。根據(jù)要求選用CRYSTAL公司的CS5396。該芯片
|
2 DSP處理器
選擇DSP處理器時(shí)主要考慮其運(yùn)算速度、總線寬度和性價(jià)比。本系統(tǒng)采樣結(jié)構(gòu)24位,最好選用32位DSP;系統(tǒng)要進(jìn)行實(shí)時(shí)信號(hào)分析、模態(tài)分析等,要求有較高運(yùn)算速度,所以選用TI公司的32位浮點(diǎn)DSP——TMS320VC33。該芯片采用哈佛結(jié)構(gòu),6級(jí)流水線操作,指令執(zhí)行周期7ns,外設(shè)包括一個(gè)DMA控制器和一個(gè)緩沖串口。
N點(diǎn)復(fù)數(shù)FFT變換約做2N
評(píng)論