Xilinx推出整體設計工具套件ISE10.1
賽靈思公司推出其ISE® Design Suite10.1版。這一統(tǒng)一的整體解決方案為FPGA邏輯、嵌入式和DSP設計人員提供了賽靈思的整個設計工具產品線,其中的設計工具具有完全的互操作能力。ISE Design Suite 10.1版以平均運行速度快兩倍的特性極大地加快了設計實施速度。因此設計人員可以在一天時間里完成多次反復設計。今天的發(fā)布另外一個重要意義就是新版本采用了SmartXplorer 技術, 這一技術專門為解決設計人員所面臨的時序收斂和生產力這兩大艱巨挑戰(zhàn)而開發(fā)。SmartXplorer技術支持在多臺Linux主機上進行分布式處理,可在一天時間里完成更多次實施過程。通過利用分布式處理和多種實施策略,性能可以提升多達38%。SmartXplorer技術同時還為用戶利用獨立的時序報告監(jiān)控每個運行實例提供相應的工具,。
本文引用地址:http://cafeforensic.com/article/80814.htm“ISE Design Suite 10.1對我們的設計團隊來說非常重要,運行時間改善了多達80%。更快的運行速度巨大地節(jié)約了開發(fā)時間,因而也加快了我們的產品上市速度。”富士公司光學系統(tǒng)部高級工程師Yasuhiro Ooba說。富士公司光學系統(tǒng)部是為全球市場提供信息技術和通信解決方案的領先供應商。
“SmartXplorer為我們的FPGA設計流程提供了強大的助力。沒有SmartXplorer技術的時候,我們必須手工登錄到多臺服務器并管理每個PAR任務。”數據中心I/O可視化領域的技術領導廠商 Xsigo Systems公司的邏輯設計人員Honda Yang說,“我為所看到的不同策略實現的結果而驚訝“利用SmartXplorer, 我們在性能上加快了20%。”
PlanAhead Lite和基于策略的實施方法實現終極生產力
ISE® Foundation™中PlanAhead Lite工具的應用,為用戶提供了屢獲殊榮的PlanAhead設計和分析工具所擁有的強大布局規(guī)劃和分析功能的一個子集。免費提供的PlanAhead Lite采用了革命性的PinAhead技術。這一直觀的解決方案旨在簡化管理目標FPGA和PCB之間接口的復雜性。PinAhead技術支持在設計較早階段智能實現引腳定義,從而避免了通常在設計后期發(fā)生的與引腳布局相關的修改。這種修改過去通常必須通過交互式引腳布局才能完成設計規(guī)模檢查。在PinAhead工具中,引腳分配完成后,還可以使用逗號分割值(CSV)文件或通過VHDL或Verilog頭文件輸出I/O端口信息。
ISE Design Suite10.1的推出還進一步簡化了確定最優(yōu)實現設置的過程。現在設計人員還可規(guī)定和設置自己獨特的設計目標,可以是性能最大、優(yōu)化器件利用、降低動態(tài)功耗、或者是實施時間最短。利用這一資源面積優(yōu)化策略,邏輯資源利用情況平均可節(jié)約10%。
廣泛聯合提供更好的驗證能力
ISE Design Suite 10.1還同時受益于賽靈思公司與業(yè)界領先的EDA供應商之一Mentor GraphICs公司的聯合協作。通過使用IEEE IP加密模型,ISE Design Suite 10.1的運行速度最快可達原來的兩倍。新的性能優(yōu)化BRAM, DSP和 FIFO仿真模型進一步將RTL仿真運行時間縮短了一倍。
第二代XPower提供更強的功率分析和優(yōu)化功能
業(yè)界研究表明,滿足功率預算是FPGA設計人員面臨的一項越來越大的挑戰(zhàn),特別是工藝幾何尺寸的不斷縮小進一步加劇了這一問題。ISE Design Suite 10.1為用戶提供了在設計過程中盡早分析功率要求的功能,同時還可以在設計過程中優(yōu)化動態(tài)功率。
第二代XPower功率分析工具提供了改善的用戶接口,按照模塊、結構層次、電源軌和使用的資源分析功率更為容易,因此進一步增強了功率估算功能。信息可以文本和HTML報告格式給出。與其它邏輯供應商提供的靜態(tài)估算網頁相比,這是一項巨大進步,同時在提供準確的功耗信息方面是一個飛躍。
ISE Design Suite 10.1提供了便捷全面的功率優(yōu)化功能。利用集成的“功率優(yōu)化設計目標”功能,用戶可以簡單地一步完成功率優(yōu)化流程。通過映射和布局布線算法的改進,對于采用65nm Virtex®-5器件和Spartan™-3 Generation FPGA的設計動態(tài)功率平均可降低10%和12%。
嵌入式設計和DSP設計工具集成
為幫助用戶更快速地實現優(yōu)化嵌入式和DSP設計,ISE Design Suite 10.1 還對賽靈思嵌入式和DSP工具進行了進一步的易用性改進。例如統(tǒng)一的互操作性保證了用戶可以在ISE Design Suite 10.1 容易地增添System Generator模塊。EDK 和 System Generator for DSP技術之間不同工具的集成得到進一步增強,從而能夠為同時涉及嵌入式和信號處理的更復雜FPGA SoC設計提供支持。
價格和供貨情況
ISE Design Suite 10.1 包括 ISE Foundation、嵌入式開發(fā)套件 (EDK)、System Generator for DSP、 AccelDSP™綜合工具、ChipScope™ Pro 分析儀和ChipScope Pro Serial I/O 工具、 PlanAhead設計和分析工具以及ISE仿真器。用戶可以通過購買DVD或網絡下載方式安裝領域專用的DSP、嵌入式和邏輯設計產品。利用電子交付流程做為主要的產品提供方法,因此用戶不僅可以獲得所購買的產品,還可以快速獲得賽靈思其它設計工具的評估版本。
ISE Design Suite 10.1中的所有產品立即可以提供,價格從495美元至 2495美元不等。全功能60天評估版本可以從賽靈思網站免費下載。有關ISE Design Suite 10.1的更多信息,請訪問www.Xilinx.com/cn/ISE。
評論