HE MATHWORKS宣布針對(duì)SYNOPSYS VCS MX的EDA SIMULATOR LINK DSMATLAB和 Simulink與Synopsys VCS MX之間的協(xié)同仿真接口加速硬件驗(yàn)證
馬薩諸塞州內(nèi)蒂克市 – 2008年4月11日-The MathWorks于今日宣布推出EDA Simulator Link DS,實(shí)現(xiàn)MATLAB和Simulink與Synopsys VCS MX功能驗(yàn)證解決方案之間的協(xié)同仿真鏈接。
本文引用地址:http://cafeforensic.com/article/81503.htmEDA Simulator Link DS通過(guò)協(xié)調(diào)MATLAB代碼和Simulink模型與Synopsys’ VCS MX解決方案的執(zhí)行,使得系統(tǒng)級(jí)模型可以重新使用為硬件描述語(yǔ)言(HDL)和寄存器傳輸級(jí)(RTL)實(shí)現(xiàn)的測(cè)試工作臺(tái)。該集成通過(guò)在兩個(gè)環(huán)境之間的自動(dòng)化激勵(lì)和響應(yīng)生成,減少測(cè)試工作臺(tái)的手工重新編碼,以及向系統(tǒng)和驗(yàn)證工程師提供增強(qiáng)的調(diào)試功能加速功能驗(yàn)證。使用Synopsys’ VCS MX功能驗(yàn)證解決方案的工程師如今可以通過(guò)使用EDA Simulator Link DS,提高產(chǎn)品質(zhì)量,減少驗(yàn)證時(shí)間,并降低成本。
EDA Simulator Link DS中的主要功能
EDA Simulator Link DS使設(shè)計(jì)、驗(yàn)證和系統(tǒng)工程師們可以使用MATLAB和Simulink有效模擬、分析和驗(yàn)證HDL和RTL實(shí)現(xiàn)。
主要功能包括:
• 支持全VHDL、Verilog和混合語(yǔ)言協(xié)同仿真
• MATLAB 測(cè)試工作臺(tái)功能,能夠讓您使用 MATLAB 代碼來(lái)仿真和檢查 HDL 代碼并檢查其響應(yīng)
• MATLAB 組件功能,通過(guò)仿真MATLAB 代碼來(lái)代替 HDL 中未編碼的實(shí)體
• 用戶可選擇的共享內(nèi)存以及TCP/IP-套接盒通訊模式。
• HDL的交互式或批模式協(xié)同仿真、調(diào)試、測(cè)試和驗(yàn)證
評(píng)論