色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設計

          Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設計

          作者: 時間:2009-11-04 來源:電子產品世界 收藏

            Open-Silicon、業(yè)界標準處理器架構與內核領導廠商 科技公司和Virage Logic 三家公司共同宣布,已成功開發(fā)一款,充分展現出構建高性能處理器系統(tǒng)的業(yè)界領先技術。該處理器實現了1.1GHz的頻率速度,成功通過了 芯片測試,使其成為 中最快的處理器之一。同時,后續(xù)器件的開發(fā)工作也已經開始進行,目標是超過2.5GHz頻率,并提供超過5000 D的性能。這項開發(fā)計劃采用了Open-Silicon的CoreMAXTM技術,以及超標量32 74K 處理器內核。74K是一款完全可合成的處理器內核,已廣泛用于高端數字消費設備、機頂盒及網絡解決方案。

          本文引用地址:http://cafeforensic.com/article/99544.htm

            該展現了這三家公司擁有可達到最高性能的標準構建的技術能力。74K處理器內核具備32KB L1指令和數據高速緩存、512KB L2高速緩存以及系統(tǒng)和內存控制器模塊,并采用臺積電(TSMC)的65nm GP工藝及標準10軌(track)單元庫和Virage Logic的SiWare Memory編譯器。該芯片已成功以1.1GHz 速度運行。為達到該目標,設計中采用了Open-Silicon專利的CoreMAX性能增強技術。該技術有利于設計人員構建數百萬個新的標準單元,專門來加速設計的關鍵路徑。再加上先進的SiWare Memory編譯器和三重(triple)Vt工藝選項,有助于最終設計在所有工藝的最差狀況(worst-case)下1.1GHz頻率的時序收斂,并仍保有標準的裕量(margins)。

            Open-Silicon公司總裁兼首席執(zhí)行官Naveed Sherwani博士表示:“Open-Silicon很榮幸能與MIPS科技和Virage Logic公司共同合作,以展現我們的性能優(yōu)化技術。Open-Silicon的 CoreMAX已被50多個客戶設計所采用,可提高10% 的性能,為客戶帶來市場競爭優(yōu)勢。這款采用高速MIPS 處理器以及主流TSMC標準單元庫的設計,已達到新的性能水平,證明了Open-Silicon的技術實力。”

            Virage Logic公司總裁兼首席執(zhí)行官Alex Shubat博士表示:“十多年來,Virage Logic的嵌入式內存一直是高性能處理器設計的最佳IP選擇。我們很興奮能成為Open-Silicon和MIPS科技的可信賴的IP伙伴,為他們提供通過硅驗證的高速內存技術,消除系統(tǒng)瓶頸,實現盡可能最高的性能。”

             測試芯片目前正開發(fā)中,計劃于2010年第一季度完成。它的目標性能非常高,頻率有望超過2.5GHz,最高可實現超過5000 DMIPS的速度。該測試芯片將包含74K處理器內核的浮點版本,以及L2高速緩存、系統(tǒng)和內存控制器模塊。

            MIPS科技公司總裁兼首席執(zhí)行官 John Bourgoin指出:“長期以來,MIPS 科技一直是處理器IP產業(yè)的性能領導廠商,并將以這些最新成就傳承該傳統(tǒng)。74K內核是DTV、IPTV、有線機頂盒、網絡連接應用及其它需要高性能應用的首選CPU。通過與Open-Silicon和Virage Logic等業(yè)界領導廠商的共同合作,我們將持續(xù)以新技術推動性能提升。MIPS科技的客戶將享有足夠的處理器性能空間,以支持未來幾年產品功能持續(xù)增強的需求。”



          評論


          相關推薦

          技術專區(qū)

          關閉