色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

          現(xiàn)場可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)

          基于FPGA的高速圖像采集系統(tǒng)設(shè)計

          • 在高速圖像采集系統(tǒng)中,CPU時鐘資源、I/O端口資源、傳輸單元等都成為系統(tǒng)的瓶頸。本系統(tǒng)采用FPGA+RAM+USB的設(shè)計:FPGA硬件采樣模塊,有效降低采樣時延和CPU時鐘資源;獨(dú)特的RAM時序控制與讀寫控制分離設(shè)計,增加了模塊之間的獨(dú)立性,降低了控制的復(fù)雜度;USB設(shè)計在實(shí)現(xiàn)高速率數(shù)據(jù)傳輸?shù)耐瑫r又具有低成本、易安裝等優(yōu)點(diǎn)。
          • 關(guān)鍵字: FPGA  高速圖像采集  系統(tǒng)設(shè)計    

          基于DSP Builder的正弦信號源優(yōu)化設(shè)計及其FPGA實(shí)現(xiàn)

          • 實(shí)現(xiàn)信號源常用的方法是頻率合成法,其中直接數(shù)字頻率合成法是繼直接頻率合成法和間接頻率合成法之后,隨著電子技術(shù)迅速發(fā)展的第三代頻率合成技術(shù)。DDS是一種全數(shù)字技術(shù),它從相位概念出發(fā)直接合成所需頻率,它具有頻
          • 關(guān)鍵字: Builder  FPGA  DSP  正弦    

          基于ARM和FPGA的聲納波形產(chǎn)生系統(tǒng)設(shè)

          • 基于ARM和FPGA的聲納波形產(chǎn)生系統(tǒng)設(shè),1、引言  最佳聲納系統(tǒng)的設(shè)計需要從聲納波形、聲納信道和聲納接收機(jī)三方面進(jìn)行綜合考慮[1]。在聲納信道一定的假設(shè)下,需要設(shè)計最佳聲納波形和最佳接收機(jī),使聲納系統(tǒng)能在給定的聲納環(huán)境中對目標(biāo)有最佳的檢測效果。
          • 關(guān)鍵字: 產(chǎn)生  系統(tǒng)  波形  聲納  ARM  FPGA  基于  ARM  FPGA  聲納波形產(chǎn)生系統(tǒng)  DDS  軟件  

          USB OTG的IP Core設(shè)計與FPGA驗證

          • 為了實(shí)現(xiàn)USB設(shè)備之間的直接通信,介紹一款USB 0TG IP核的設(shè)計與FPGA驗證。在分析OTG補(bǔ)充規(guī)范的基礎(chǔ)上,重點(diǎn)描述了USB OTG IP核的設(shè)計原理、模塊劃分以及每個模塊的功能,然后對USBOTG的部分特性進(jìn)行詳細(xì)的闡述,最后給出該IP核在ModelSim中的功能仿真及FPGA驗證結(jié)果。結(jié)果表明,該IP核具備主機(jī)功能和設(shè)備功能,可作為一個獨(dú)立的IP模塊應(yīng)用到SoC系統(tǒng)中。
          • 關(guān)鍵字: FPGA  驗證  設(shè)計  Core  OTG  IP  USB  

          用 FPGA 產(chǎn)生高斯白噪聲序列的一種快速方法

          • 0 引言 短波信道存在多徑時延、多普勒頻移和擴(kuò)散、高斯白噪聲干擾等復(fù)雜現(xiàn)象。為了測試短波通信設(shè)備的性能,通常需要進(jìn)行大量的外場實(shí)驗。相比之下,信道模擬器能夠在實(shí)驗室環(huán)境下進(jìn)行類似的性能測試,而且測試費(fèi)用
          • 關(guān)鍵字: FPGA  高斯白噪聲  方法  序列    

          無線基站中的FPGA和DSP組合

          • FPGA和DSP之間的“智能配分”可使無線系統(tǒng)設(shè)計師獲得最佳性能組合和成本――效能。應(yīng)用DSP和FPGA組合可使成本降低。對于無線基站,組合有DSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設(shè)計和市場成功率。更高數(shù)據(jù)率的需
          • 關(guān)鍵字: FPGA  DSP  無線基站  組合    

          用FPGA實(shí)現(xiàn)數(shù)字電視條件接收系統(tǒng)

          • 摘 要:根據(jù)數(shù)字電視條件接收系統(tǒng)的原理,提出一種ECM在 TS層加入、復(fù)接和條件接收相互獨(dú)立的CAS實(shí)現(xiàn)方法。ECM在TS層加入,對于TS層加擾來說,易于實(shí)現(xiàn)加擾和解擾同步;復(fù)接和條件接收相互分離使條件接收系統(tǒng)實(shí)現(xiàn)比
          • 關(guān)鍵字: FPGA  數(shù)字電視  條件接收系統(tǒng)    

          UWB模塊Wisair DV9110M 配置的FPGA實(shí)現(xiàn)

          • 本方法在實(shí)際應(yīng)用過程中得到了驗證,能夠穩(wěn)定地代替軟件行使UWB模塊的配置管理功能,并顯著提高了系統(tǒng)性能,極大方便了Wisair DV9110M的研發(fā)應(yīng)用。
          • 關(guān)鍵字: Wisair  9110M  9110  FPGA    

          基于SRAM的FPGA連線資源的一種可測性設(shè)計

          • 本文提出在FPGA芯片內(nèi)插入多條移位寄存器鏈的方法,可使測試開關(guān)盒連線資源的時問比傳統(tǒng)的測試方法和已有的一種方法時間上減少了99%以上,大大降低了測試的時間,降低了測試成本,并且消耗的硬件面積比大約在5%左右,在可接受的范圍內(nèi)。
          • 關(guān)鍵字: SRAM  FPGA  資源  可測性設(shè)計    

          可編程應(yīng)用的引爆點(diǎn)即將到來

          •   25年前,賽靈思(Xilinx)公司發(fā)明了FPGA(現(xiàn)場可編程門陣列)。如今,以FPGA為代表的可編程芯片應(yīng)用已經(jīng)成為勢不可擋的發(fā)展趨勢,尤其在ASSP和傳統(tǒng)ASIC之間出現(xiàn)的市場缺口上,F(xiàn)PGA將開辟出新的領(lǐng)域,而目前席卷全球的金融危機(jī)更是成為FPGA迅速發(fā)展的催化劑。
          • 關(guān)鍵字: Xilinx  FPGA  200903  

          NI推出新型原型設(shè)計硬件開發(fā)套件

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日宣布推出新款原型設(shè)計硬件開發(fā)套件,方便工程師和科學(xué)家們更快地開展工業(yè)和嵌入式項目的原型開發(fā),縮短產(chǎn)品的上市時間并且減少開發(fā)成本。最新5款NI CompactRIO可重新配置機(jī)箱配備Xilinx Virtex-5現(xiàn)場可編程門陣列(FPGA),它是目前NI硬件中容量最大、運(yùn)行最快的FPGA。此外,新款NI cRIO-9022控制器配備了飛思卡爾(Freescale) 533 MHz工業(yè)實(shí)時處理器,為對時間要求極高的控制應(yīng)用提供更
          • 關(guān)鍵字: NI  Virtex-5  硬件開發(fā)套件  CompactRIO  FPGA  

          Xilinx “可編程之星”征文圓滿落幕反響積極

          •   日前,在國內(nèi)嵌入式系統(tǒng)工程師、高校相關(guān)專業(yè)師生以及所有可編程器件設(shè)計愛好者讀者的熱情參與下,由《電子產(chǎn)品世界》雜志社承辦的“賽靈思(Xilinx)‘可編程之星’產(chǎn)品設(shè)計應(yīng)用有獎?wù)魑摹被顒勇湎铝酸∧唬顒尤〉昧藰O大的成功。經(jīng)過賽靈思公司專家的評審,共在參賽論文中評出6篇最終獲獎?wù)撐?,具體結(jié)果如下。 ?
          • 關(guān)鍵字: Xilinx  FPGA  可編程之星  

          基于TCA785和FPGA的觸發(fā)器設(shè)計

          • 摘 要: 以晶閘管構(gòu)成的全橋整流電路為對象,分析和建立了兩種觸發(fā)器以實(shí)現(xiàn)對晶閘管的觸發(fā)控制。一種是以TCA785為核心芯片的模擬觸發(fā)器,另一種是以可編程邏輯陣列(FPGA)為核心芯片的數(shù)字觸發(fā)器。試驗表明兩種觸
          • 關(guān)鍵字: FPGA  TCA  785  觸發(fā)器    

          基于FPGA器件的Sobel算法實(shí)現(xiàn)

          • 0引言邊緣檢測技術(shù)是圖像處理的一項基本技術(shù),在工業(yè)、航天、醫(yī)學(xué)、軍事等領(lǐng)域中有著廣泛的應(yīng)用。邊緣檢測算法的實(shí)現(xiàn)涉及復(fù)雜的計算步驟,故對處理速度有較高要求。采用FPGA器件實(shí)現(xiàn)系統(tǒng)設(shè)計是一種純硬件的解決方案,
          • 關(guān)鍵字: Sobel  FPGA  器件  算法    
          共6410條 363/428 |‹ « 361 362 363 364 365 366 367 368 369 370 » ›|

          現(xiàn)場可編程門陣列(fpga)介紹

          您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473