asic-to-fpga 文章 進入asic-to-fpga技術(shù)社區(qū)
基于VHDL 的矩陣鍵盤及顯示電路設(shè)計
- 摘 要:為了有效防止機械式鍵盤按鍵抖動帶來的數(shù)據(jù)錯誤,這里在Quartus Ⅱ開發(fā)環(huán)境下,采用VHDL 語言設(shè)計了一種能夠?qū)C械式4 times;4 矩陣鍵盤的按鍵值依次顯示到8 個7 段數(shù)碼管上的矩陣鍵盤及顯示電路。仿真結(jié)果表
- 關(guān)鍵字: FPGA/ CPLD 鍵盤 電路
賽靈思聯(lián)手四川虹視成立FPGA聯(lián)合實驗室
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司,2010年9月14日宣布與四川虹視顯示技術(shù)有限公司(簡稱四川虹視)在成都高新區(qū)共同成立FPGA聯(lián)合實驗室, 致力于推動虹視公司最新的OLED產(chǎn)品技術(shù)研發(fā),賽靈思全球消費市場總監(jiān)Harry Raftopoulos,高級技術(shù)市場經(jīng)理酆毅,四川虹視總經(jīng)理郎豐偉,技術(shù)總監(jiān)文東星、產(chǎn)品研發(fā)中心部長田朝勇等出席了簽字揭牌儀式。 根據(jù)雙方當(dāng)天簽署的協(xié)議,賽靈思公司計劃向四川虹視提供技術(shù)培訓(xùn),以及多套開發(fā)工具,如Spartan®-6 消費視頻開發(fā)套件,Spart
- 關(guān)鍵字: 賽靈思 FPGA
基于FPGA的雙通道旋轉(zhuǎn)變壓器測角系統(tǒng)
- 提出了一種基于FPGA的雙通道旋轉(zhuǎn)變壓器測角電路設(shè)計方案,通過FPGA來控制AD2S82A、AD2S80A的解碼和同步問題。同時用FPGA對轉(zhuǎn)換后數(shù)據(jù)進行誤差補償和組合,以及二進制角度值的轉(zhuǎn)換,提高了整個系統(tǒng)的集成度和可靠度。整個電路在Altium Designer 9.O設(shè)計環(huán)境下設(shè)計實現(xiàn)。采用Altera公司的EP2C35F484C6型FPGA芯片進行FPGA部分的仿真,實驗和仿真的結(jié)果很好地實現(xiàn)了該方案的設(shè)計功能,并滿足高精度、高速度轉(zhuǎn)換的設(shè)計要求。
- 關(guān)鍵字: FPGA 雙通道 測角系統(tǒng) 旋轉(zhuǎn)變壓器
基于FPGA的復(fù)數(shù)浮點協(xié)方差矩陣實現(xiàn)
- 基于FPGA的協(xié)方差矩陣運算的實現(xiàn)大多采用的是定點計算方式,在運算過程中,存在數(shù)據(jù)處理動態(tài)范圍小,容易溢出,截斷誤差等問題。加之以空間譜估計為研究背景的協(xié)方差矩陣運算,大多得到的是針對特殊陣列模型的實對稱矩陣,不具備通用性。針對定點運算的不足和該運算的適用范圍,研究了浮點運算和復(fù)數(shù)運算的特點,提出了基于復(fù)數(shù)矢量的浮點協(xié)方差運算的FPGA實現(xiàn)方案。在Altera\stratix\EP1S20F780C7中的仿真和調(diào)試結(jié)果表明了該方案的有效性。
- 關(guān)鍵字: FPGA 浮點 協(xié)方差矩陣
基于FPGA及DDS技術(shù)的USM測試電源的設(shè)計
- 超聲波電機的運轉(zhuǎn)需要一個兩相相差90°(或可調(diào))的高頻交流信號源。本方案采用DDS技術(shù)的設(shè)計思路,用VHDL硬件描述語言對FPGA器件編程產(chǎn)生了兩相四路高頻信號。該信號經(jīng)過驅(qū)動隔離電路施加于H橋逆變器中,在電感的平滑作用下,生成了滿足USM測試要求的可調(diào)頻、調(diào)相、調(diào)幅的兩相高頻交流信號源,成功地對USM45電機進行了驅(qū)動測試。該電路可用于研究超聲波電機的運行狀態(tài)的研究及獲取其最佳工作點參數(shù)。
- 關(guān)鍵字: 測試 電源 設(shè)計 USM 技術(shù) FPGA DDS 基于
基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)
- 針對采用線性調(diào)頻信號的寬帶雷達系統(tǒng),完成單通道高速數(shù)據(jù)采集和數(shù)字脈沖壓縮系統(tǒng)的工程實現(xiàn)。系統(tǒng)使用ADS5500完成14位、60 MSPS的數(shù)據(jù)采集,使用FPGA實現(xiàn)1 024點的數(shù)字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進行設(shè)計,可以在脈沖壓縮的不同階段對其進行復(fù)用,分別完成FFT和IFFT運算,從而使硬件規(guī)模大大減少。系統(tǒng)采用塊浮點數(shù)據(jù)格式以提高動態(tài)范圍,同時減小截斷(或舍入)誤差對輸出信噪比的影響。
- 關(guān)鍵字: FPGA 數(shù)字脈沖 壓縮系統(tǒng)
asic-to-fpga介紹
您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473