色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic-to-fpga

          基于FPGA的PCB測試機(jī)硬件電路設(shè)計研究

          • 引言PCB光板測試機(jī)基本的測試原理是歐姆定律,其測試方法是將待測試點(diǎn)間加一定的測試電壓,用譯碼電...
          • 關(guān)鍵字: FPGA  PCB測試機(jī)  

          Xilinx的CEO談半導(dǎo)體業(yè)的進(jìn)步論

          •   Xilinx的CEO Moshe Gavrielov在接受電子周刊的獨(dú)家系列釆訪時,談到從過去的12個月到未來semi工業(yè)面臨的挑戰(zhàn)與機(jī)會。   從2009年開始過去半導(dǎo)體工業(yè)的那種類推模式的發(fā)展已不能適用于目前的半導(dǎo)體公司及未來的全球電子市場的生存需要。   此次經(jīng)濟(jì)的下降周期加速了技術(shù)與貿(mào)易挑戰(zhàn),同時由于產(chǎn)品可移動性和無限連結(jié)的市場需求,使得產(chǎn)品設(shè)計的復(fù)雜性和風(fēng)險度提高。所以要求設(shè)計公司必須提高產(chǎn)品進(jìn)入市場的精準(zhǔn)度,嚴(yán)格控制成本開支,尤其是在ASIC和ASSP電路設(shè)計中必須重視的工程費(fèi)用的不斷
          • 關(guān)鍵字: Xilinx  半導(dǎo)體  ASIC  

          出租車計價器的FPGA設(shè)計

          • O 引 言
            FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過寫入不同的配置數(shù)據(jù)就可以實(shí)現(xiàn)不同的邏輯功能。使用FPGA來設(shè)計電子系統(tǒng),具有設(shè)計周期短
          • 關(guān)鍵字: FPGA  出租車計價器    

          基于FPGA的高斯白噪聲發(fā)生器設(shè)計

          • 0 引 言
            現(xiàn)代通訊電子設(shè)備的抗干擾測試已經(jīng)成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領(lǐng)域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
          • 關(guān)鍵字: FPGA  高斯白噪聲  發(fā)生器    

          MPEG-2復(fù)用器PSI信息分析部分的FPGA實(shí)現(xiàn)

          • 復(fù)用器是數(shù)字電視前端平臺的關(guān)鍵設(shè)備,它的主要功能是完成對輸入多路傳輸流(Transport Stream,TS)的復(fù)用工作,它的性能穩(wěn)定性直接影響前端平臺的運(yùn)行。而復(fù)用器對傳輸流中節(jié)目特殊信息(Program Spe-cial Info
          • 關(guān)鍵字: MPEG  FPGA  PSI  復(fù)用器    

          基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法

          • 基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法,1. 引言

            對于需要大的片上存儲器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
          • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計  方法  FPGA  平臺  0.13  微米  CMOS  工藝  

          基于FPGA的防盜定位追蹤系統(tǒng)

          • 1 系統(tǒng)方案  GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標(biāo)準(zhǔn),其開發(fā)目的是讓全球各地可以共同使用一個移動電話網(wǎng)絡(luò)標(biāo)準(zhǔn),讓用戶使用一部手機(jī)就能行遍全球
          • 關(guān)鍵字: FPGA  防盜  定位追蹤  系統(tǒng)    

          基于FPGA的提取位同步時鐘DPLL設(shè)計

          • 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進(jìn)行各種處理的過程中也為系統(tǒng)提供了一個基準(zhǔn)
          • 關(guān)鍵字: FPGA  DPLL  位同步時鐘    

          FPGA中SPI復(fù)用配置的編程方法

          • FPGA中SPI復(fù)用配置的編程方法, SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,
          • 關(guān)鍵字: 編程  方法  配置  復(fù)用  SPI  FPGA  

          FPGA的時鐘頻率同步設(shè)計

          • FPGA的時鐘頻率同步設(shè)計,引 言
            網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時間同步誤差將
          • 關(guān)鍵字: 設(shè)計  同步  頻率  時鐘  FPGA  

          FPGA單芯片四核二乘二取二的安全系統(tǒng)

          • FPGA單芯片四核二乘二取二的安全系統(tǒng),引 言
            二乘二取二系統(tǒng)的兩套計算機(jī)系統(tǒng)各有兩個CPU,并且所有結(jié)構(gòu)和配件完全相同。兩套系統(tǒng)之間采取雙機(jī)熱備份,大幅提高了系統(tǒng)可靠性,在一些領(lǐng)域得到了廣泛應(yīng)用。基于二乘二取二容錯結(jié)構(gòu)的計算機(jī)聯(lián)鎖系統(tǒng)在國
          • 關(guān)鍵字: 系統(tǒng)  安全  單芯片  FPGA  

          華虹NEC推出高效nvSOC產(chǎn)品原型平臺

          •   世界領(lǐng)先的純晶圓代工廠之一,上海華虹NEC電子有限公司(以下簡稱“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺,這一平臺的推出可以幫助客戶高效創(chuàng)建SOC和ASIC原型,大大縮短客戶SOC產(chǎn)品開發(fā)周期和減少設(shè)計風(fēng)險。   nvSOC平臺的硬件主要由通用FPGA芯片和華虹NEC特有的平臺核心IP芯片構(gòu)成,其中平臺核心IP芯片是指集成了華虹NEC 某一種NVM(Non Volatile Memory, 包括Flash,EEPROM,OTP等)工藝平臺的NVM模塊和基礎(chǔ)模擬/
          • 關(guān)鍵字: 華虹NEC  晶圓代工  SOC  ASIC  

          通過USB接口實(shí)現(xiàn)FPGA的SelectMap配置

          • 1.引言
            FPGA器件結(jié)合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進(jìn)行方便靈活的配置。主動配置方式盡管配置速度快、實(shí)現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點(diǎn),適合于 FPGA用作單一應(yīng)用的場
          • 關(guān)鍵字: SelectMap  FPGA  USB  接口    

          一種基于FPGA的AGWN信號生成器的設(shè)計

          • 在通信系統(tǒng)中分析計算系統(tǒng)抗噪聲性能時,經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AG...
          • 關(guān)鍵字: FPGA  AGWN  信號生成器  
          共6772條 346/452 |‹ « 344 345 346 347 348 349 350 351 352 353 » ›|

          asic-to-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ASIC-to-FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473