色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic-to-fpga

          一種基于FPGA硬件求解函數(shù)的簡化方法

          • 摘 要:本文研究了一種運用FPGA進行數(shù)據(jù)處理的方法,包括:提取輸入數(shù)據(jù)的高log2M個比特位的數(shù)據(jù),作為高有效位,根據(jù)預(yù)先設(shè)置的目標(biāo)函數(shù)的計算表格,
          • 關(guān)鍵字: 數(shù)字信號  FPGA  

          基于FPGA的DDR3 SDRAM控制器用戶接口設(shè)計

          • 摘要:為了滿足高速圖像數(shù)據(jù)采集系統(tǒng)中對高帶寬和大容量的要求,利用Virtex-7 系列FPGA 外接DDR3 SDRAM 的設(shè)計方法,提出了一種基于Verilog-HDL 語言的
          • 關(guān)鍵字: 控制器  FPGA  

          UltraScaleC UltraScale FPGA中IODelay相比7Series FPGA的改變

          • IODelay是Xilinx FPGA IO結(jié)構(gòu)內(nèi),一個很有用處的單元,至少從Spartan6/Virtex5時代開始,就已經(jīng)集成了這一技術(shù),在很多高速接口互聯(lián)時,我們都可能找到
          • 關(guān)鍵字: FPGA  

          主動式 FPGA 穩(wěn)定電源定序解決方案

          • 在啟動目前的大型系統(tǒng)單芯片 FPGA 的多重電軌時,有許多技巧可用來控制其啟動順序和時序。遵照裝置制造商所指定的正確順序甚為重要,如此可避免裝置抽
          • 關(guān)鍵字: FPGA  電源定序  

          給 AI 換個“大動力小心臟”之通用 CNN 加速設(shè)計

          • 導(dǎo)語基于FPGA的通用CNN加速設(shè)計,可以大大縮短FPGA開發(fā)周期,支持業(yè)務(wù)深度學(xué)習(xí)算法快速迭代;提供與GPU相媲美的計算性能,但擁有相較于GPU數(shù)量級的延時
          • 關(guān)鍵字: FPGA  控制  

          基于Virtex系列FPGA的可編程嵌入式信號處理背板的開發(fā)設(shè)計

          • 現(xiàn)場可編程邏輯門陣列(FPGA)和高性能數(shù)字信號處理器(DSP)是高速信號處理領(lǐng)域兩大關(guān)鍵器件,F(xiàn)PGA和DSP的運算速度及并行處理效能成為制約高速信號處理應(yīng)
          • 關(guān)鍵字: Virtex  FPGA  嵌入式  信號處理  

          利用Microchip 單芯片功率監(jiān)控IC(測量范圍0V至32V),降低成本并精簡材料清單

          •   對于現(xiàn)場可編程門陣列(FPGA)、圖形處理器(GPU)和嵌入式計算器件等低電壓、高功耗應(yīng)用而言,管理并降低功耗至關(guān)重要。這些器件首先必須準(zhǔn)確測量功耗才能對其進行管理,但高精度的功率測量解決方案通常意味著高成本,而且需要多個集成電路(IC)或電源配置來測量不同的軌道。為了滿足這些需求,Microchip Technology Inc.(美國微芯科技公司)推出全新的雙通道和三通道功率監(jiān)控器件,可以通過一塊芯片測量0V至32V電壓下的功耗,這為設(shè)計人員提供了簡單易用且能夠提高功率測量準(zhǔn)確性的解決方案。雙通道
          • 關(guān)鍵字: Microchip,F(xiàn)PGA  

          Xilinx宣布收購深鑒科技,具體金額未對外披露

          • 賽靈思于2018年7月18日宣布完成對深鑒科技的收購
          • 關(guān)鍵字: Xilinx  深鑒科技  FPGA   

          FPGA與深度學(xué)習(xí)的關(guān)系究竟是什么?

          •   人工智能的風(fēng)潮從技術(shù)一路蔓延到硬件,讓“芯片”成為今年行業(yè)里盛極一時的主題。人們關(guān)注通用芯片領(lǐng)域里CPU和GPU不斷刷新的基準(zhǔn)(benchmark),更對專用芯片(ASIC)領(lǐng)域不同場景下不斷問世的解決方案表示出了空前的熱情?! 《娝苤趯S眯酒c通用芯片中間,還有一個更為靈活,也更為神秘的領(lǐng)域:FPGA。無論是英特爾天價的收購還是微軟與 IBM 雄心勃勃的計劃,都讓人對其更加好奇。而“萬能芯片”的名稱,以及多樣化的職責(zé)范圍:它可以是智能手機里不起眼的一個小組件,也可以是數(shù)千美金一塊的開發(fā)板,也
          • 關(guān)鍵字: FPGA  深度學(xué)習(xí)  

          電子新手最害怕的12件事

          •   中國缺少什么樣的電子工程師?中國缺少滿嘴胡須的電子工程師;中國缺少坐輪椅的電子工程師;中國缺少在一個行業(yè)專注幾十年的資深電子技術(shù)專家;中國缺少知識全面,做事精密細(xì)致的電子系統(tǒng)架構(gòu)師。中國有多少工作很多年的電子工程師;中國每年有多少電子新手需要開始全新的技術(shù)生涯;他們有什么困惑需要去解開;他們最關(guān)心的問題是什么?他們對未來的期待是什么?  以下提取了12個電子工程師最關(guān)心的問題,是經(jīng)過同電子工程師的真誠交流,長時間的深刻思考電子工程師一直糾結(jié)于心中的難題,并做了淺顯的分析,希望電子工程師論壇的廣大工程師
          • 關(guān)鍵字: ARM  FPGA  

          剖析FPGA的優(yōu)勢以及產(chǎn)業(yè)化的痛點

          •   可編程的“萬能芯片” FPGA——現(xiàn)場可編程門陣列,是指一切通過軟件手段更改、配置器件內(nèi)部連接結(jié)構(gòu)和邏輯單元,完成既定設(shè)計功能的數(shù)字集成電路。        FPGA簡介   FPGA(Field Programmable Gate Array)于1985年由xilinx創(chuàng)始人之一Ross Freeman發(fā)明,雖然有其他公司宣稱自己最先發(fā)明可編程邏輯器件PLD,但是真正意義上的第一顆FPGA芯片XC2064為xilinx所發(fā)明,這個
          • 關(guān)鍵字: FPGA  ASIC  

          CPLD、FPGA、DSP的聯(lián)系和區(qū)別?

          •   ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟件。ARM也是單片機。ARM架構(gòu)是面向低預(yù)算市場設(shè)計的第一款RISC微處理器,基本是32位單片機的行業(yè)標(biāo)準(zhǔn),它提供一系列內(nèi)核、體系擴展、微處理器和系統(tǒng)芯片方案,四個功能模塊可供生產(chǎn)廠商根據(jù)不同用戶的要求來配置生產(chǎn)?! ∮捎谒挟a(chǎn)品均采用一個通用的軟件體系,所以相同的軟件可在所有產(chǎn)品中運行。目前ARM在手持設(shè)備市場占有90以上的份額,可以有效地縮短應(yīng)用程序開發(fā)與
          • 關(guān)鍵字: CPLD  FPGA  DSP  

          存儲新時代:利用RISC-V和內(nèi)存結(jié)構(gòu)實現(xiàn)開放式計算

          •   前言  在過去的幾年里,我們目睹了數(shù)據(jù)的一系列巨大變化,包括數(shù)據(jù)如何被生成、處理以及進一步利用以獲取額外的價值和智能,而這些變化都受到以深度學(xué)習(xí)和神經(jīng)網(wǎng)絡(luò)應(yīng)用為基礎(chǔ)的新興計算模式所影響。這種深刻的變化始于數(shù)據(jù)中心,其利用深度學(xué)習(xí)技術(shù)來提供對海量數(shù)據(jù)的洞察,主要用于分類或識別圖像、支持自然語言處理或語音處理,或者理解、生成或成功學(xué)習(xí)如何玩復(fù)雜的策略游戲。這種變化催生了一批專門針對這些類別的問題而設(shè)計的高功效計算設(shè)備(基于GP-GPU和FPGA),后來還產(chǎn)生了可完全定制的ASIC,進一步加速并提高了基于深
          • 關(guān)鍵字: RISC-V  FPGA  

          FPGA與深度學(xué)習(xí)的關(guān)系究竟是什么?

          •   人工智能的風(fēng)潮從技術(shù)一路蔓延到硬件,讓“芯片”成為今年行業(yè)里盛極一時的主題。人們關(guān)注通用芯片領(lǐng)域里CPU和GPU不斷刷新的基準(zhǔn)(benchmark),更對專用芯片(ASIC)領(lǐng)域不同場景下不斷問世的解決方案表示出了空前的熱情?! 《娝苤趯S眯酒c通用芯片中間,還有一個更為靈活,也更為神秘的領(lǐng)域:FPGA。無論是英特爾天價的收購還是微軟與 IBM 雄心勃勃的計劃,都讓人對其更加好奇。而“萬能芯片”的名稱,以及多樣化的職責(zé)范圍:它可以是智能手機里不起眼的一個小組件,也可以是數(shù)千美金一塊的開發(fā)板,也
          • 關(guān)鍵字: FPGA,深度學(xué)習(xí)  

          數(shù)字圖像水印在FPGA中如何實現(xiàn)?

          •   1 背景知識  日常生活中我們經(jīng)常見到數(shù)字圖像水印的存在。例如圖1所示。數(shù)字圖像水印在日常生活中也起到非常重要的作用。它們以各種方法來保護所有者的權(quán)益,包括:  版權(quán)識別;  著作權(quán)認(rèn)定;  復(fù)制保護?! D1 數(shù)字圖像水印  數(shù)字圖像的水印疊加公式為:  -------------------------------(1)  如公式1所示,未加水印的圖像表示為f水印表示為w,常數(shù)a控制水印和襯底圖像的相對可見性。如果a為1,則水印是不透明的,并且襯底圖像完全是暗的;隨著a接近0,會逐漸看到更多的襯底
          • 關(guān)鍵字: 數(shù)字圖像,F(xiàn)PGA  
          共6771條 39/452 |‹ « 37 38 39 40 41 42 43 44 45 46 » ›|

          asic-to-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          ASIC-to-FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473