色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

          基于SPCE061A和CPLD的電動(dòng)自行車充電系統(tǒng)研制

          •   電動(dòng)車由于具有無(wú)廢氣污染、無(wú)噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長(zhǎng)的缺點(diǎn)。目前隨著電動(dòng)自行車的發(fā)展,急需解決的問(wèn)題就是如何實(shí)現(xiàn)快速靈活的充電。   隨著電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語(yǔ)言的自上而下(TOP-TO-DOWN)設(shè)計(jì)方法給數(shù)字系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)帶來(lái)了革命性變革,僅使用單片機(jī)來(lái)實(shí)現(xiàn)系統(tǒng)控制的傳統(tǒng)方法正在被越來(lái)越多的以MCU+FPGA/CPLD為核心的最新設(shè)
          • 關(guān)鍵字: CPLD  SPCE061A  FPGA  EDA  充電  電動(dòng)自行車  

          基于軟件的GPS接收機(jī)本地系統(tǒng)

          •   0引言   對(duì)于一個(gè)普通的GPS(全球定位系統(tǒng))接收機(jī)來(lái)說(shuō),其對(duì)信號(hào)的捕獲和追蹤均由硬件進(jìn)行處理,主要是用ASIC(專用集成電路)實(shí)現(xiàn)。用ASIC的主要好處之一是它的有效性,能夠?qū)PS信號(hào)進(jìn)行有效處理,但它的造價(jià)較高,而目前GPS技術(shù)還在高速發(fā)展,各種算法還在不斷研究,如果都用ASIC來(lái)實(shí)現(xiàn),顯然并不現(xiàn)實(shí)。而使用軟件來(lái)模擬搭建GPS的接收系統(tǒng),不但可以方便地對(duì)現(xiàn)有的一些算法進(jìn)行比較,而且也能快速地應(yīng)用到實(shí)際中。在該系統(tǒng)中,用A/D轉(zhuǎn)換器將輸入的模擬信號(hào)數(shù)字化,然后交由軟件接收機(jī)處理,由此重構(gòu)的系統(tǒng)
          • 關(guān)鍵字: GPS  ASIC  A/D轉(zhuǎn)換器  MATLAB  

          雙Nios II軟核在嵌入式系統(tǒng)中的應(yīng)用

          •   引 言   SOPC(System On Programmable Chip)即可編程片上系統(tǒng),或者說(shuō)是基于大規(guī)模FPGA的單片系統(tǒng),是美國(guó)Altera公司于2000年提出的。它將處理器、存儲(chǔ)器、I/O口、LVDS、CDR等系統(tǒng)設(shè)計(jì)需要的功能模塊集成到一個(gè)PLD器件上,將其構(gòu)建成一個(gè)可編程的片上系統(tǒng);具有靈活的設(shè)計(jì)方式,可裁減、可擴(kuò)充、可升級(jí),并具備軟硬件在系統(tǒng)可編程的功能。由于SOPC系統(tǒng)具有靈活的設(shè)計(jì)方式、高效的開(kāi)發(fā)手段、廉價(jià)的設(shè)計(jì)成本,可以實(shí)現(xiàn)過(guò)去不可能實(shí)現(xiàn)的更高的系統(tǒng)性能,因此它在通信和工業(yè)
          • 關(guān)鍵字: Nios  FPGA  SOPC  嵌入式  視頻點(diǎn)播  VOD  

          基于MPC8260和FPGA的DMA接口設(shè)計(jì)

          •   引言   在基于軟件無(wú)線電的某無(wú)線通信信號(hào)偵收平臺(tái)的設(shè)計(jì)中,天線接收到的信號(hào)經(jīng)過(guò)變頻器處理和A/D變換之后,經(jīng)過(guò)高速通道把采集的信號(hào)送入主控板進(jìn)行數(shù)據(jù)分發(fā)處理。系統(tǒng)的結(jié)構(gòu)框圖如圖1所示。 ???????   ????????????????? 圖1?
          • 關(guān)鍵字: FPGA  DMA  接口  微處理器  SDMA  IDMA  

          Catalyst新型5通道電壓監(jiān)控器降低系統(tǒng)成本節(jié)約板基空間

          •   Catalyst半導(dǎo)體繼續(xù)快速擴(kuò)展電壓監(jiān)控產(chǎn)品線,為微處理器、微控制器,ASIC器件和其它系統(tǒng)處理器的應(yīng)用新增一款高精度超低功耗5通道監(jiān)控器件。5通道電壓監(jiān)控被整合于一個(gè)小尺寸的8引腳MSOP封裝之內(nèi),CAT885能有效降低系統(tǒng)成本、節(jié)約電路板空間。   CAT885具備低有效漏極開(kāi)路輸出及手動(dòng)復(fù)位輸入的特點(diǎn),可針對(duì)各種電子產(chǎn)品完成系統(tǒng)復(fù)位和監(jiān)控功能。CAT885可以監(jiān)控多達(dá)5通道的系統(tǒng)電壓,若所有被監(jiān)控的電源電壓已經(jīng)超過(guò)額定電平值,并且隨后被啟動(dòng)的器件內(nèi)部計(jì)時(shí)器超時(shí)溢出后,有效的復(fù)位輸出才會(huì)終止,
          • 關(guān)鍵字: Catalyst  電壓監(jiān)控器  微處理器  微控制器  ASIC  

          基于ARM和FPGA的嵌入式超聲探傷系統(tǒng)

          • 基于ARM和FPGA的嵌入式超聲探傷系統(tǒng),進(jìn)行數(shù)字信號(hào)處理,利用TCP/IP協(xié)議實(shí)現(xiàn)C/S模式下的數(shù)據(jù)傳輸,實(shí)現(xiàn)了超聲探傷的跨平臺(tái)遠(yuǎn)程監(jiān)控。嵌入式探傷儀通過(guò)多線程技術(shù)進(jìn)行多任務(wù)處理,集超聲探傷、數(shù)據(jù)存儲(chǔ)、網(wǎng)絡(luò)通信于一體。
          • 關(guān)鍵字: 探傷  系統(tǒng)  超聲  嵌入式  ARM  FPGA  基于  

          從誘發(fā)地震原因反思節(jié)能還是最好的方式

          •   5月12日,四川汶川大地震震驚了世界。有專家認(rèn)為,誘發(fā)這次地震的原因可能與在該地震帶進(jìn)行梯級(jí)水電開(kāi)發(fā)有關(guān)。   十幾年來(lái),尋找更多的能源成為各國(guó)的大事。目前的狀況是:化石燃料價(jià)格飛漲;太陽(yáng)能、風(fēng)能等可再生能源成熟還要等上數(shù)十年;生物燃料消耗的能源比化石燃料還要高,尤其糧食漲價(jià)更讓生物燃料前景黯淡;核能還不夠安全穩(wěn)定;燃料電池在試制,水能(水電站)帶來(lái)了氣候改變、地震……   能源和環(huán)保,真是令全世界大傷腦筋!環(huán)境問(wèn)題、經(jīng)濟(jì)問(wèn)題、政治問(wèn)題,自然災(zāi)害、戰(zhàn)爭(zhēng)…&
          • 關(guān)鍵字: 汶川  地震  能源  環(huán)保  Actel  FPGA  低功耗  

          基于CPLD的USB下載電纜設(shè)計(jì)

          •   引 言   隨著片上系統(tǒng)(SoC,System on Chip)時(shí)代的到來(lái),包括復(fù)雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)的可編程邏輯器件(具有在系統(tǒng)可再編程的獨(dú)特優(yōu)點(diǎn)),應(yīng)用越來(lái)越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。   本文研究基于IEEEll49.1標(biāo)準(zhǔn)的USB下載接口電路的設(shè)計(jì)及實(shí)現(xiàn)。針對(duì)Altera公司的FPGA器件Cy-
          • 關(guān)鍵字: CPLD  USB  FPGA  下載電纜  SoC  

          采用DSP、PLD和ASIC實(shí)現(xiàn)多速濾波器設(shè)計(jì)的比較

          • 許多通信系統(tǒng)都要用到多速濾波器(multirate filter),多速濾波器是指輸出數(shù)據(jù)速率與輸入數(shù)據(jù)速率不相等的濾波器,常用于某個(gè)物理接口如數(shù)模轉(zhuǎn)換器(DAC)或模數(shù)轉(zhuǎn)換器(ADC)的接口處。
          • 關(guān)鍵字: ASIC  DSP  PLD  濾波器設(shè)計(jì)    

          千兆高速采集系統(tǒng)的硬件電路設(shè)計(jì)

          •   1 ADC08D1000的結(jié)構(gòu)   ADC08D1000是NS(National Semiconductor,國(guó)家半導(dǎo)體)公司于2005年推出的雙通道低功耗的高速8位A/D轉(zhuǎn)換器,其最高單通道采樣頻率達(dá)l.3 GHz,全功率帶寬(FPBW)為1.7 GHz,在500 MHz標(biāo)準(zhǔn)信號(hào)輸入的情況下可以獲得7.4位的有效采樣位數(shù)。整個(gè)A/D轉(zhuǎn)換器用單電源1.9V供電,內(nèi)帶高質(zhì)量參考源和高性能采樣保持電路,每個(gè)通道均為差分輸入,采樣范圍可選為650 mV或870 mV(峰一峰值)。在高速數(shù)/模轉(zhuǎn)換系統(tǒng)中,有
          • 關(guān)鍵字: 硬件電路  NS  A/D轉(zhuǎn)換器  FPGA  LVDS  

          VERISILICON加盟“功耗前鋒倡議”加速高級(jí)低功耗設(shè)計(jì)

          •   世界級(jí)ASIC設(shè)計(jì)晶圓廠及定制解決方案供應(yīng)商VeriSilicon Holdings Co., Ltd.(VeriSilicon)“已經(jīng)加盟功耗前鋒倡議”( Power Forward Initiative,PFI),計(jì)劃為其ASIC客戶提供基于通用功率格式(Common Power Format,CPF)的設(shè)計(jì)解決方案。   VeriSilicon采用Cadence低功耗解決方案,是業(yè)界領(lǐng)先的完整的設(shè)計(jì)流程,以Si2標(biāo)準(zhǔn)的CPF為基礎(chǔ),貫穿邏輯設(shè)計(jì)、驗(yàn)證、實(shí)現(xiàn)等技術(shù)。這種針
          • 關(guān)鍵字: 晶圓  VeriSilicon  ASIC  低功耗  CPF  

          外形似集成電路的完整 DC/DC 解決方案為基于 FPGA 的系統(tǒng)帶來(lái)切實(shí)益處

          • FPGA工藝尺寸的進(jìn)步和更加靈活的設(shè)計(jì)配置、以及基于FPGA的系統(tǒng)取得的進(jìn)步已經(jīng)使FPGA制造商充滿信心地進(jìn)入了以前由微處理器和ASIC供應(yīng)商壟斷的市場(chǎng)。最近,Xilinx的VirtexTM和Altera的Stratix產(chǎn)品系列分別推出了新器件,進(jìn)一步縮小了性能差距,再次提高了性能標(biāo)準(zhǔn)。盡管這些器件的通用和可配置性吸引了系統(tǒng)設(shè)計(jì)師,但是控制這些器件內(nèi)部工作方式的設(shè)計(jì)規(guī)則及其外部接口協(xié)議的復(fù)雜性導(dǎo)致需要廣泛的培訓(xùn)、基準(zhǔn)設(shè)計(jì)評(píng)估、設(shè)計(jì)仿真和驗(yàn)證。因此,F(xiàn)PGA供應(yīng)商提供了詳盡的硬件和固件支持,旨在幫助系統(tǒng)設(shè)計(jì)
          • 關(guān)鍵字: DC/DC ,解決方案,F(xiàn)PGA  

          安富利電子元件部推出Virtex-5 FXT FPGA評(píng)估工具套件

          •   安富利公司 (NYSE: AVT) 旗下安富利電子元件部宣布推出Xilinx® Virtex®-5 FXT FPGA 評(píng)估工具套件。該套件以Xilinx最新的Virtex-5 FXT 現(xiàn)場(chǎng)門(mén)陣列(FPGA)為基礎(chǔ),還包括了一塊評(píng)估板、ISE® Design Suite 10.1 WebPACK™ 設(shè)計(jì)工具、評(píng)估版Embedded Development Kit (EDK)軟件、電源并能獲得參考設(shè)計(jì)和設(shè)計(jì)指南等資料。此套件成本低廉,是意圖研究Virtex-5 FXT平
          • 關(guān)鍵字: 安富利公司  安富利電子元件部  Xilinx  FPGA  評(píng)估工具套件  

          基于FPGA的高速流水線FFT算法實(shí)現(xiàn)

          •   0 引言   有限長(zhǎng)序列的DFT(離散傅里葉變換)特點(diǎn)是能夠?qū)㈩l域的數(shù)據(jù)離散化成有限長(zhǎng)的序列。但由于DYT本身運(yùn)算量相當(dāng)大,限制了它的實(shí)際應(yīng)用。FFT(快速傅里葉變換)算法是作為DFT的快速算法提出,它將長(zhǎng)序列的DFT分解為短序列的DFT,大大減少了運(yùn)算量,使得DFT算法在頻譜分析、濾波器設(shè)計(jì)等領(lǐng)域得到了廣泛的應(yīng)用。   FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)是一種具有大規(guī)模可編程門(mén)陣列的器件,不僅具有專用集成電路(ASIC)快速的特點(diǎn),更具有很好的系統(tǒng)實(shí)現(xiàn)的靈活性。FPGA可通過(guò)開(kāi)發(fā)工具實(shí)現(xiàn)在線編程。與C
          • 關(guān)鍵字: FPGA  FFT  集成電路  DFT  

          Altera Stratix III FPGA的LVDS I/O支持SGMII

          •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無(wú)關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達(dá)到1.25 Gbps,滿足SGMII嚴(yán)格的抖動(dòng)性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個(gè)器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
          • 關(guān)鍵字: Altera  Stratix III FPGA  SGMII  以太網(wǎng)  
          共6772條 399/452 |‹ « 397 398 399 400 401 402 403 404 405 406 » ›|

          asic-to-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條asic-to-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          ASIC-to-FPGA    樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473