色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于CPLD的串并轉(zhuǎn)換和高速USB通信設(shè)計

          •   摘要:CPLD可編程技術(shù)具有功能集成度高、設(shè)計靈活、開發(fā)周期短、成本低等特點。介紹基于ATMEL 公司的CPLD芯片ATF1508AS設(shè)計的串并轉(zhuǎn)換和高速USB及其在高速高精度數(shù)據(jù)采集系統(tǒng)中的應(yīng)用。   關(guān)鍵詞:CPLD 串并轉(zhuǎn)換 USB   可編程邏輯器件(PLD)是20世紀(jì)70年代在ASIC設(shè)計的基礎(chǔ)上發(fā)展起來的一種劃時代的新型邏輯器件。自PLD器件問世以來,制造工藝上采用TTL、CMOS、ECL及靜態(tài)RAM技術(shù),器件類型有PROM、EPROM、 E2PROM、FPLA、PAL、GAL、PML
          • 關(guān)鍵字: ATMEL  CPLD  USB  

          一種基于FPGA的SOC設(shè)計方案

          •   為減少在印制電路板(PCB)設(shè)計中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(tǒng)(SOC)電路的設(shè)計方法,該方法按照高級微控制器總線架構(gòu)(AMBA),設(shè)計ARM7處理器微系統(tǒng)及其外設(shè)電路,通過用搭建的系統(tǒng)對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設(shè),驗證了系統(tǒng)的準(zhǔn)確性,該系統(tǒng)可用于驗證SOC設(shè)計系統(tǒng)。   近年來,SOC技術(shù)得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
          • 關(guān)鍵字: Actel  FPGA  SOC  

          基于CPLD的OMA-L137與ADS1178數(shù)據(jù)通信設(shè)計方案

          •   引 言   串行外圍設(shè)備接口(Serial Peripheral InteRFace,SPI)總線技術(shù)是Motorola公司推出的一種高速同步串行輸入/輸出接口,近年來廣泛應(yīng)用于外部移位寄存器、D/A轉(zhuǎn)換器、 A/D轉(zhuǎn)換器、串行EEPROM、LED顯示器等外部設(shè)備的拓展。SPI總線是一種三線同步總線(CLK、SI-MO、SOMI),可以共享,便于組成帶多個SPI接口的控制系統(tǒng)。其傳輸速率可編程,連接線少,具有良好的拓展性。   ADS1178是一款典型的具有SPI接口的A/D轉(zhuǎn)換器,它可以方便地與
          • 關(guān)鍵字: CPLD  OMA-L137  ADS1178  

          一種基于FPGA的UART接口開發(fā)方案

          •   由于FPGA的功能日益強大,開發(fā)周期短、可重復(fù)編程等優(yōu)點也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,F(xiàn)PGA的設(shè)計具有很高的靈活性,可以方便地進行升級和移植。   設(shè)計背景   通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)準(zhǔn)串行接口,如RS 232和RS 485等進行全雙工異步通信,具有傳輸距離遠(yuǎn)、成本低、可靠性高等優(yōu)點。一般UART由專用芯片如8250
          • 關(guān)鍵字: FPGA  UART  RS-232  

          一種基于FPGA的振動信號采集處理系統(tǒng)

          •   摘要:在振動信號采集和處理系統(tǒng)設(shè)計中,信號的處理時間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化為數(shù)字信號送入FPGA,在FPGA處理設(shè)計中利用數(shù)據(jù)流控制方法并行實現(xiàn)了信號的采樣和處理,并在數(shù)據(jù)存儲和訪問過程中采用時鐘時標(biāo)方法判斷信號采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動信號處理的實時性及可靠性。本設(shè)計在真實環(huán)境中進行了驗證,系統(tǒng)運行穩(wěn)定可靠,滿足各項技術(shù)應(yīng)用要求。   振動現(xiàn)象是機械設(shè)備運
          • 關(guān)鍵字: FPGA  傳感器  DSP  

          一種基于CPLD實現(xiàn)QPSK調(diào)制電路設(shè)計

          •   QPSK是數(shù)字通信系統(tǒng)中一種常用的多進制調(diào)制方式。其調(diào)制的基本原理:對輸入的二進制序列按每兩位碼元分為一組,用載波的四種相位表征它們。實際上QPSK信號是兩路正交雙邊帶信號?,F(xiàn)在人們對通信的要求越來越高,高速率、大容量、以及多業(yè)務(wù),這些對有限的頻譜資源構(gòu)成了大的挑戰(zhàn)。因此,對相移鍵控的研究具有重要意義,因為信道條件的限制,大多數(shù)數(shù)字通信系統(tǒng)采用了對幅度波動不敏感的頻移鍵控、相移鍵控和相應(yīng)的派生調(diào)制方式。   基于以上QPSK調(diào)制,本設(shè)計基于CPLD采用相位選擇法來實現(xiàn)調(diào)制。   1。 QPSK調(diào)制
          • 關(guān)鍵字: CPLD  QPSK  調(diào)制  

          Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應(yīng)商

          •   Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應(yīng)商,Maxim為三款Xilinx FPGA參考設(shè)計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設(shè)計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。   此次合作中,Maxim采用了十分靈活的InTune™數(shù)字電源產(chǎn)品,并首次將高密度、高效率的Volterra技術(shù)應(yīng)用到FPGA開發(fā)板
          • 關(guān)鍵字: Maxim Integrated  Xilinx  FPGA  

          Maxim Integrated高精度、高速數(shù)據(jù)采集系統(tǒng)提供經(jīng)過驗證的FPGA模擬I/O設(shè)計,有效加速產(chǎn)品上市

          •   Maxim Integrated Products, Inc. 推出高速、18位數(shù)據(jù)采集系統(tǒng)(DAS)參考設(shè)計MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統(tǒng)的評估和驗證,以及產(chǎn)品的上市進程。   如何實現(xiàn)高精度、高速數(shù)字控制環(huán)路是擺在設(shè)計人員面前的一個難題?,F(xiàn)在,MAXREFDES74# DAS能夠為要求高精度、高速數(shù)據(jù)轉(zhuǎn)換的FPGA數(shù)字處理系統(tǒng)提供18位數(shù)據(jù)采集模擬輸入和輸出前端。MAXREFDES74#可直接插入標(biāo)準(zhǔn)FPGA I/O擴展口(FMC),參考設(shè)計包含完備的硬件、
          • 關(guān)鍵字: Maxim Integrated  FPGA  數(shù)據(jù)采集系統(tǒng)  

          基于FPGA的16抽頭FIR數(shù)字低通濾波器設(shè)計與仿真

          •   摘要 采用改進并行分布式算法設(shè)計了一種16抽頭FIR數(shù)字低通濾波器,首先用Matlab工具箱中的FDATool設(shè)計濾波器系數(shù),然后使用硬件描述語言Verilog HDL和原理圖,實現(xiàn)了子模塊和系統(tǒng)模塊設(shè)計,在Matlab與QuartusII中對系統(tǒng)模塊進行聯(lián)合仿真。仿真結(jié)果表明,設(shè)計系統(tǒng)性能穩(wěn)定,濾波效果良好,且實用性較強。   數(shù)字濾波器分為有限沖激響應(yīng)(FIR)和無限沖激響應(yīng)(IIR)兩種。其中,F(xiàn)IR數(shù)字濾波器在實現(xiàn)任意幅頻特性的同時能夠保證嚴(yán)格的線性相位特性。由于其單位沖激響應(yīng)是有限的,沒有
          • 關(guān)鍵字: FPGA  低通濾波器  Matlab  

          RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示

          •   下一篇:RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片   四、RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示   看完了主控芯片(FPGA)以及外圍的一些芯片,我們再看看另一顆主控芯片。我們可以看到這是一顆Freescale (飛思卡爾)公司的iMAX283芯片,筆者百度了有關(guān)這個芯片的介紹,有興趣的可以看看,i.MX283 是一款低功率、高性能的多媒體應(yīng)用處理器,專為通用嵌入式工業(yè)控制和消費電子市場而優(yōu)化。i.MX283內(nèi)核
          • 關(guān)鍵字: FPGA  Freescale  iMAX283  

          RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片

          •   上一篇: RIGOL普源精電 MSO1104Z 示波器拆解之拆解屏蔽罩   三、RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片   先來個主控板的全身照吧    ?   主板部分我們先從主控芯片看起吧,大家猜猜看,那個是最主要的芯片,我猜一定是那個帶著散熱片的芯片吧。來張?zhí)貙懣纯窗伞?    ?   我們可以看到許多信號都是從這個芯片出來的,看來是主控芯片無疑了,這個主控芯片上面加了個散熱片,散熱片和芯片之間用導(dǎo)熱硅膠固定著,
          • 關(guān)鍵字: FPGA  散熱片  ADI  

          RIGOL普源精電 MSO1104Z 示波器拆解之拆解外殼

          •   前段時間入手了普源精電的一款型號為MSO1104Z 示波器,用了一段時間,總體來說這款示波器,性能各方面都很不錯,對得起這個價格,通過購買和使用這款示波器,讓我對國產(chǎn)示波器有了新的認(rèn)識,對于這款示波器的性能還挺滿意,但不知道示波器內(nèi)部硬件設(shè)計如何,正好周末閑來無事,手癢難耐,決定拆來看看,一來是滿足自己的好奇心,因為筆者是從事FPGA開發(fā)的,也看過一些示波器的拆機圖,里面有用到FPGA芯片,所以對于這款示波器是否也用到FPGA芯片以及用什么型號的FPGA芯片非常感興趣。二來是通過拆機能為想購買此款示波
          • 關(guān)鍵字: FPGA  工具  

          萊迪思FPGA:定位低功耗、小尺寸、低成本

          •   萊迪思(Lattice)半導(dǎo)體公司總裁兼CEO Darin Billerbeck近日訪華,帶來了最新推出iCE40 Ultra產(chǎn)品系列,并談了萊迪思FPGA的獨特定位。   iCE40 Ultra?獨家集成了紅外遙控、條形碼、觸控、用戶識別、計步器等新興功能以及可供定制的極大靈活性,可加速移動設(shè)備的“殺手級”功能定制。相比競爭對手的方案,iCE40 Ultra FPGA在提供5倍更多功能的同時減小了30%的尺寸。并且相比以前的器件,功耗降低高達(dá)75%。   
          • 關(guān)鍵字: 萊迪思  FPGA  iCE40  201409  

          從芯片級到系統(tǒng)級:Xilinx催動開源硬件運動全面爆發(fā)

          •   8月中旬,由賽靈思公司(Xilinx)主導(dǎo)的“OpenHW2014開源硬件與嵌入式計算大賽”在古城西安完美落幕。決賽入圍的19支團隊進行了激烈的角逐,最終來自重慶大學(xué)的“隨身拍智能旋翼飛行器”項目隊伍成功奪冠。在之前的預(yù)賽中,來自天津大學(xué)、中科院、華中科技大學(xué)的團隊分別榮獲HLS挑戰(zhàn)賽專項一等獎。   賽靈思公司全球大學(xué)計劃總監(jiān)Patrick Lysaght表示:“我們非常高興地看到越來越多的高校和知名企業(yè)加入到賽靈思率先發(fā)起的開源硬件事業(yè)
          • 關(guān)鍵字: 賽靈思  嵌入式  FPGA  201409  

          富士施樂公司授予Altera 2014年度優(yōu)秀合作伙伴獎

          •   Altera公司今天宣布,獲得富士施樂有限公司2014年度優(yōu)秀合作伙伴獎。富士施樂公司總部位于日本,在亞太地區(qū)開發(fā)、生產(chǎn)并銷售靜電復(fù)印(或者電子照相復(fù)印)以及文檔相關(guān)產(chǎn)品和服務(wù)。這是Altera連續(xù)第二年獲得富士施樂公司的優(yōu)秀合作伙伴獎,Altera FPGA和SoC可編程邏輯器件和技術(shù)以其優(yōu)異的技術(shù)、極高的性價比和出眾的交付能力而再次獲得這一最高榮譽。   富士施樂有限公司副總裁兼采購部執(zhí)行總經(jīng)理Tomoyuki Matsuura評論說:“多年以來,Altera一直為我們的業(yè)務(wù)提供可靠
          • 關(guān)鍵字: Altera  FPGA  SoC  
          共6999條 152/467 |‹ « 150 151 152 153 154 155 156 157 158 159 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473