cpld/fpga 文章 進入cpld/fpga技術社區(qū)
基于FPGA的高精度頻率線性F/V轉(zhuǎn)換系統(tǒng)設計
- 摘要 設計了一種線性F/V轉(zhuǎn)換系統(tǒng)。傳感器輸出的脈沖頻率信號經(jīng)信號調(diào)理電路調(diào)理后輸入FPGA,F(xiàn)PGA測量脈沖信號的頻率,根據(jù)系統(tǒng)精度要求,需設計Q格式定點運算,測得的頻率經(jīng)FPGA定點運算后得到與頻率大小成線性關系的D/A轉(zhuǎn)換的數(shù)字量,控制串行DAC7551輸出相應的電壓值。實驗結(jié)果表明,系統(tǒng)的轉(zhuǎn)換精度優(yōu)于0.1%,改變系統(tǒng)的設計參數(shù)可實現(xiàn)更高精度的頻率信號到電壓信號的轉(zhuǎn)換。 關鍵詞 F/V轉(zhuǎn)換;精度;FPGA;Q8定點運算;DAC7551 脈沖型流量傳感器是流量儀表中一類主要的流量傳感
- 關鍵字: F/V轉(zhuǎn)換 FPGA Q8定點運算 DAC7551
一種基于FPGA的實時視頻圖像處理算法
- 摘要 為有效提高視頻監(jiān)控應用領域中多屏幕畫面顯示的清晰度、分辨度等問題,提出了一種基于FPGA的實時視頻圖像處理算法。文中介紹了系統(tǒng)的整體結(jié)構(gòu),然后針對FPGA模塊介紹了視頻圖像的緩存及圖像分割,并針對視頻的輸出顯示要求,重點介紹了基于雙線性插值算法的實現(xiàn)。ModelSim的仿真結(jié)果表明,該算法符合多屏幕顯示系統(tǒng)的要求。 關鍵詞 視頻監(jiān)控;視頻圖像處理;雙線性插值;FPGA;多屏幕 隨著網(wǎng)絡信息化的發(fā)展,顯示設備作為獲取信息的直接手段,有著不可或缺的作用。為滿足用戶對更大屏幕的觀看需要以及
- 關鍵字: 視頻監(jiān)控 雙線性插值 FPGA 多屏幕
基于眼動生理特征的視覺隨動系統(tǒng)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
- 關鍵字: 視覺隨動系統(tǒng) 視頻眼鏡 FPGA 視頻解碼 視頻編碼
基于FPGA的便攜式邏輯分析儀設計
- 摘要 介紹一種16通道便攜式邏輯分析儀,通過FPGA將高速數(shù)據(jù)采樣并緩存,采用USB控制芯片和FPCA協(xié)同控制將數(shù)據(jù)通過USB接口發(fā)送到電腦的上位機上顯示,簡化了以往邏輯分析儀硬件電路部分,降低了邏輯分析儀的成本且便于攜帶。重點闡述硬件電路部分的設計。 關鍵詞 邏輯分析儀;USB接口;FPGA;FIFO傳輸 邏輯分析儀是數(shù)字設計驗證與調(diào)試過程中應用廣泛的工具,其能夠檢驗數(shù)字電路是否正常工作,并幫助用戶查找并排除故障。每次可捕獲并顯示多個信號,分析這些信號的時間關系和邏輯關系。根據(jù)硬件設備設
- 關鍵字: 邏輯分析儀 USB接口 FPGA FIFO傳輸
Altera交付14.0版Quartus II軟件,其編譯時間業(yè)界最快
- Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus® II軟件14.0版——FPGA業(yè)界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時間比競爭設計工具套裝平均快出2倍,保持了FPGA和SoC設計的軟件領先優(yōu)勢。 Quartus II軟件14.0版支持用戶更高效的迅速實現(xiàn)FPGA和SoC設計。最新版包括新的快速重新編譯特性,對設計進行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達到
- 關鍵字: Altera Quartus II FPGA SoC
一種通用的FPGA網(wǎng)絡下載器硬件設計
- 摘要 網(wǎng)絡下載器作為航天計算機地面檢測系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于LVDS接口、高速總線以及疊層的設計中給出了應用參考,保證了系統(tǒng)硬件的可靠性,且在實際應用中取得了穩(wěn)定的性能表現(xiàn)。 關鍵詞 LVDS;通用下載器;FPGA 隨著航天技術的發(fā)展,地面檢測設備作為大系統(tǒng)的重要組成部分,發(fā)揮著重要作用。通用下載器作為測試指令和測試數(shù)據(jù)上傳下發(fā)的重要通道,其可靠性和穩(wěn)定性備受關注,本文介紹了通用下載器
- 關鍵字: LVDS 通用下載器 FPGA
基于SRAM/DRAM的大容量FIFO的設計與實現(xiàn)
- 1 引言 FIFO(First In First Out)是一種具有先進先出存儲功能的部件。在高速數(shù)字系統(tǒng)當中通常用作數(shù)據(jù)緩存。在高速數(shù)據(jù)采集、傳輸和實時顯示控制領域中.往往需要對大量數(shù)據(jù)進行快速存儲和讀取,而這種先進先出的結(jié)構(gòu)特點很好地適應了這些要求,是傳統(tǒng)RAM無法達到的。 許多系統(tǒng)都需要大容量FIFO作為緩存,但是由于成本和容量限制,常采用多個FIFO芯片級聯(lián)擴展,這往往導致系統(tǒng)結(jié)構(gòu)復雜,成本高。本文分別針對Hynix公司的兩款SRAM和DRAM器件,介紹了使用CPLD進行接口連接和編程控制,來
- 關鍵字: FIFO SRAM DRAM CPLD
分布式網(wǎng)絡化視頻監(jiān)控系統(tǒng)的設計實現(xiàn),系統(tǒng)框圖、硬件原理
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
- 關鍵字: 視頻監(jiān)控 FPGA ZigBee VirtexII
基于FPGA/CPLD的半整數(shù)分頻器設計及仿真
- 1引言 CPLD(ComplexprogrammableLogicDevice,復雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現(xiàn)場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎上發(fā)展起來的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時序、組合等邏輯電路的應用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現(xiàn)方案容易改動等特點。由于芯片內(nèi)部硬件連接關系的描述可以存放在磁盤、ROM、PROM、或E
- 關鍵字: FPGA CPLD 分頻器
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473