EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的空間電場(chǎng)信號(hào)采集系統(tǒng)設(shè)計(jì)
- 提出一種基于FPGA的空間電場(chǎng)信號(hào)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì)方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個(gè)方向的空間電場(chǎng)信號(hào)經(jīng)過(guò)信號(hào)處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過(guò)同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場(chǎng)儀上,對(duì)其他電場(chǎng)信號(hào)采集與處理系統(tǒng)也有一定的應(yīng)用價(jià)值。
- 關(guān)鍵字: FPGA 空間電場(chǎng)信號(hào) 采集 系統(tǒng)設(shè)計(jì)
基于FPGA的微電網(wǎng)并網(wǎng)控制器的設(shè)計(jì)與實(shí)現(xiàn)
- 針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問(wèn)題,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實(shí)現(xiàn)數(shù)據(jù)的的同步采樣;同時(shí),根據(jù)鎖相原理,研究了一種改進(jìn)的基于同步空間坐標(biāo)變換的鎖相控制算法,給出了鎖相環(huán)模塊中濾波器和PI調(diào)節(jié)器參數(shù)的設(shè)汁方法。通過(guò)Matlab/Simulink仿真分析驗(yàn)證了鎖相環(huán)的有效性,最后研制出基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器并應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái)。實(shí)驗(yàn)表明該控制器能實(shí)現(xiàn)快速準(zhǔn)確的數(shù)據(jù)采集和鎖相控制,從而實(shí)現(xiàn)微電網(wǎng)的平滑并網(wǎng)。
- 關(guān)鍵字: FPGA 微電網(wǎng) 并網(wǎng) 控制器
基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計(jì)與實(shí)現(xiàn)
- 隨著FPGA技術(shù)的發(fā)展,F(xiàn)PGA設(shè)計(jì)已不再只是硬件電路的設(shè)計(jì),而是包含處理器、外國(guó)組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時(shí)在處理器中編程完成嵌入式代碼的FPGA“軟”設(shè)計(jì)。與傳統(tǒng)的主要基于硬件描述語(yǔ)言進(jìn)行FPGA設(shè)計(jì)井發(fā)不同,本文在電路設(shè)計(jì)軟件Altium Desi gner開(kāi)發(fā)環(huán)境下,結(jié)合Xilinx公司的ISE設(shè)計(jì)軟件,在Altium Designer的創(chuàng)新電子設(shè)計(jì)平臺(tái)NanoBoard 3000上,設(shè)計(jì)實(shí)現(xiàn)了基于Altium Designer特有的系統(tǒng)級(jí)設(shè)計(jì)方法OpenBus系
- 關(guān)鍵字: OpenBus FPGA 系統(tǒng) 嵌入式設(shè)計(jì)
基于DSP和FPGA的汽車(chē)防撞高速數(shù)據(jù)采集系統(tǒng)
- 隨著信息技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)已成為重要的現(xiàn)代化的工具,并且其應(yīng)用范圍也在不斷擴(kuò)大,在通信、雷達(dá)、醫(yī)療、遙測(cè)遙感等領(lǐng)域得到了廣泛的應(yīng)用。本文為了汽車(chē)防撞報(bào)警設(shè)備高速信號(hào)處理的目的,采用了DSP和FPGA處理器加上相關(guān)算法,實(shí)現(xiàn)了對(duì)激光雷達(dá)回波信號(hào)能夠高速的采集和處理。
- 關(guān)鍵字: FPGA DSP 汽車(chē)防撞 高速數(shù)據(jù)
CPLD和MSP430單片機(jī)在導(dǎo)波雷達(dá)物位計(jì)中的應(yīng)用
- 導(dǎo)波雷達(dá)物位計(jì)是一種利用時(shí)域反射原理實(shí)現(xiàn)的高性能物位計(jì)。為了實(shí)現(xiàn)導(dǎo)波雷達(dá)物位計(jì)這一高精度時(shí)差測(cè)量系統(tǒng),采用了CPLD和MSP430單片機(jī)協(xié)同工作的電路設(shè)計(jì)。CPLD為信號(hào)收發(fā)模塊的核心,為發(fā)射電路中提供窄脈沖產(chǎn)生電路的周期觸發(fā)信號(hào),并在接收電路中控制可編程延時(shí)器件AD9500實(shí)現(xiàn)等效時(shí)間采樣,把高頻的回波脈沖信號(hào)在時(shí)間軸上放大為低頻信號(hào)。以MSP430為核心的信號(hào)處理模塊根據(jù)收發(fā)模塊傳來(lái)的信號(hào)計(jì)算物位,并把物位信息以4-20 mA信號(hào)、串口等方式輸出,同時(shí)MSP430還對(duì)液晶屏、按鍵等外圍器件進(jìn)行控制。實(shí)
- 關(guān)鍵字: 導(dǎo)波雷達(dá) 物位計(jì) 等效時(shí)間采樣 MSP430 CPLD
基于FPGA的模糊PID控制器設(shè)計(jì)
- 針對(duì)實(shí)現(xiàn)傳統(tǒng)模糊PID控制器時(shí),需要建立比例、積分和微分三個(gè)模糊控制器,存在模糊規(guī)則較繁雜、運(yùn)算量大、速度慢等問(wèn)題,提出了以PD模糊控制器代替P1模糊控制器,采用兩個(gè)PD模糊控制器,并引入FPGA技術(shù),實(shí)現(xiàn)模糊PID控制器。通過(guò)QuartusⅡ和Matlab聯(lián)合仿真,比較了基于FBC和SBC實(shí)現(xiàn)的模糊PID控制器的控制效果,驗(yàn)證了設(shè)計(jì)方案的正確性和可行性。
- 關(guān)鍵字: 模糊PID 控制器 FPGA:QuartusⅡ Matlab
基于FPGA的相關(guān)測(cè)速系統(tǒng)
- 相關(guān)測(cè)速是以隨機(jī)過(guò)程的相關(guān)理論和信息理論為基礎(chǔ)發(fā)展起來(lái)的[1-2],它的應(yīng)用始于上世紀(jì)40年代,首先應(yīng)用于軍事上,然后逐漸轉(zhuǎn)移到科學(xué)研究和民用上,現(xiàn)在已經(jīng)在各個(gè)領(lǐng)域內(nèi)得到日益廣泛的應(yīng)用。 盡管相關(guān)測(cè)速的運(yùn)算量
- 關(guān)鍵字: FPGA 測(cè)速系統(tǒng)
基于FPGA的多功能頻率計(jì)的設(shè)計(jì)
- 基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語(yǔ)言對(duì)MC8051 IP Core進(jìn)行編程,以其作為控制核心,實(shí)現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語(yǔ)言進(jìn)行編程,設(shè)計(jì)了以MC8051 IP Core為核心的控制模塊、計(jì)數(shù)模塊、鎖存模塊和LCD顯示模塊等幾部分,實(shí)現(xiàn)了頻率的自動(dòng)測(cè)量,測(cè)量范圍為0.1Hz~50MHz,測(cè)量誤差0.01%。并實(shí)現(xiàn)測(cè)頻率、周期、占空比等功能。
- 關(guān)鍵字: FPGA 多功能 頻率計(jì)
FPGA的寬帶步進(jìn)頻率信號(hào)源設(shè)計(jì)
- 介紹了基于FPGA和鎖相頻率合成器芯片ADF4350的寬帶步進(jìn)頻率信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)方法。通過(guò)分析兩種不同的實(shí)現(xiàn)方法,確定了以DDS輸出的掃描頻率控制鎖相環(huán)鑒相參考頻率的方法。該方法能有效結(jié)合二者優(yōu)勢(shì),縮短頻率的穩(wěn)定時(shí)間,降低輸出雜散。通過(guò)FPGA的控制、配置,產(chǎn)生了最佳性能的LS波段寬帶步進(jìn)頻率信號(hào),具有功耗低、集成度高、輸出頻率雜散抑制良好等特點(diǎn)。
- 關(guān)鍵字: FPGA 寬帶 步進(jìn)頻率 信號(hào)源
萊迪思iCE FPGA系列的出貨量達(dá)到1千5百萬(wàn)片
- 美國(guó)俄勒岡州希爾斯波羅市 - 2012年12月12日 - 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布自從2011年12月以來(lái),已經(jīng)發(fā)運(yùn)了1千5百萬(wàn)片iCE FPGA器件,包括其標(biāo)志性產(chǎn)品超低密度iCE40 FPGA系列,成為了公司過(guò)去十年來(lái)出貨最快的產(chǎn)品。這一了不起的數(shù)字反映了iCE40器件正以前所未有的速度獲得移動(dòng)消費(fèi)類(lèi)應(yīng)用的廣泛采用,這一領(lǐng)域占據(jù)了絕大多數(shù)的器件出貨量。 萊迪思將在1月8日至11日在拉斯維加斯舉辦的消費(fèi)電子展(CES)上召開(kāi)一個(gè)&
- 關(guān)鍵字: 萊迪思 FPGA
Altera發(fā)布業(yè)界首款FPGA自適應(yīng)軟件工具包
- 2012年12月13號(hào),北京——Altera公司(NASDAQ: ALTR)和ARM (LON: ARM; NASDAQ: ARMH)今天宣布,通過(guò)雙方特有協(xié)議,兩家公司聯(lián)合開(kāi)發(fā)了DS-5嵌入式軟件開(kāi)發(fā)工具包,實(shí)現(xiàn)了Altera SoC器件的FPGA自適應(yīng)調(diào)試功能。Altera版ARM?開(kāi)發(fā)Studio 5 (DS-5?)工具包經(jīng)過(guò)設(shè)計(jì),消除了集成雙核CPU子系統(tǒng)與Altera SoC器件中FPGA架構(gòu)的調(diào)試壁壘。ARM體系結(jié)構(gòu)最先進(jìn)的多核調(diào)試器與FPGA邏
- 關(guān)鍵字: Altera ARM SoC FPGA
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473