色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于VHDL和FPGA的多種分頻實(shí)現(xiàn)方法介紹

          • 基于VHDL和FPGA的多種分頻實(shí)現(xiàn)方法介紹,分頻器是數(shù)字系統(tǒng)設(shè)計(jì)中的基本電路,根據(jù)不同設(shè)計(jì)的需要,我們會(huì)遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有時(shí)要求等占空比,有時(shí)要求非等占空比。在同一個(gè)設(shè)計(jì)中有時(shí)要求多種形式的分頻。通常由計(jì)數(shù)器或計(jì)數(shù)器的級(jí)聯(lián)
          • 關(guān)鍵字: 方法  介紹  實(shí)現(xiàn)  多種  VHDL  FPGA  基于  

          使用賽靈思 FPGA加速包處理

          • 隨著 10Gb 以太網(wǎng)發(fā)展趨于成熟,且業(yè)界甚至已開始期待 40GbE 和 100GbE 以太網(wǎng)的出現(xiàn),新一代網(wǎng)絡(luò)基礎(chǔ)架構(gòu)方興未艾。融合型網(wǎng)絡(luò)在流量處理方面向可擴(kuò)展開放式平臺(tái)提出了全新的挑戰(zhàn)。新一代融合型基礎(chǔ)設(shè)施底板通常由高
          • 關(guān)鍵字: FPGA  賽靈思    

          京微雅格:FPGA產(chǎn)業(yè)中的潛力新秀

          • 提起FPGA,我們首先想到的是美國(guó)的三大公司,在這個(gè)領(lǐng)域,除了美國(guó)之外,全球其他國(guó)家基本沒有話語權(quán)。但是從今以后,有一家代表中國(guó)FPGA產(chǎn)業(yè)的公司要這個(gè)舞臺(tái)上一展舞姿,請(qǐng)記住她的名字:京微雅格(Capital Microelectronics)。京微雅格公司CEO劉明博士比喻京微雅格在FPGA產(chǎn)業(yè)中的位置:我們已經(jīng)加入到這個(gè)俱樂部,成為其中的一員。
          • 關(guān)鍵字: 京微雅格  FPGA  

          基于FPGA的H.264 DCT算法的硬件實(shí)現(xiàn)

          • 摘要:二維離散余弦(DCT)在H.264視頻編碼中承擔(dān)者信號(hào)從時(shí)域到頻域變換的作用。在現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)上設(shè)計(jì)了高效的采用流水線結(jié)構(gòu)的H.264 DCT硬件電路。首先,把二維4times;4 DCT變換轉(zhuǎn)換成二次一維DCT變
          • 關(guān)鍵字: FPGA  264  DCT  算法    

          基于CPLD的PLC背板總線協(xié)議接口芯片的設(shè)計(jì)

          • 設(shè)計(jì)了一組基于CPLD的PLC背板總線協(xié)議接口芯片,協(xié)議芯片可以區(qū)分PLC的背板總線的周期性數(shù)據(jù)和非周期性數(shù)據(jù)。詳細(xì)介紹了通過Verilog HDL語言設(shè)計(jì)狀態(tài)機(jī)、協(xié)議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩(wěn)定的
          • 關(guān)鍵字: CPLD  PLC  背板  總線協(xié)議    

          線路的尖峰毛刺造成FPGA工作不正常

          • 使用EP2C35 FPGA 設(shè)計(jì)了多個(gè)串口工作,出現(xiàn)了幾個(gè)問題. 第一次, 由于內(nèi)核電源1.2V 供電不是完整平面,而是帶狀線供電,EP2C35 在代碼容量大的情況下,而且輸入FPGA 信號(hào)變換頻繁, 造成整個(gè)EP2C35 所有的D觸發(fā)器停止翻轉(zhuǎn).
          • 關(guān)鍵字: FPGA  線路  尖峰  毛刺    

          FPGA中inout端口使用方法總結(jié)

          • INOUT引腳:1.FPGA IO在做輸入時(shí),可以用作高阻態(tài),這就是所說的高阻輸入;2.FPGA IO在做輸出時(shí),則可以直接用來輸入輸出。芯片外部引腳很多都使用inout類型的,為的是節(jié)省管腿。就是一個(gè)端口同時(shí)做輸入和輸出。 ino
          • 關(guān)鍵字: inout  FPGA  端口  方法    

          從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

          • 上文中說到了CycloneIV中的幾種配置方式,JTAG或者AS模式配置EPCS64,其中我個(gè)人比較傾向于將上文提到的統(tǒng)稱為串行配置模式,而EPCS系列的配置芯片都是屬于串行配置芯片。而在本文中講到StratixIII的配置所使用的是F
          • 關(guān)鍵字: StratixIII  CycloneIV  FPGA  開發(fā)板    

          從StratixIII及CycloneIV開發(fā)板談FPGA配置

          • 最近為了給幾個(gè)新同學(xué)介紹實(shí)驗(yàn)室所使用的兩個(gè)開發(fā)板——StratixIII開發(fā)板和DEII-CycloneIV實(shí)驗(yàn)箱,所以整理了下關(guān)于兩個(gè)板子FPGA的配置過程,從中自己也獲益很多。兩款芯片的配置方式算是代表了如今Altera
          • 關(guān)鍵字: StratixIII  CycloneIV  FPGA  開發(fā)板    

          以FPGA為基礎(chǔ)的多模無線基站

          • 以FPGA為基礎(chǔ)的多模無線基站,FPGA 類高性能可編程邏輯器件,正是多模無線基站的最佳構(gòu)建平臺(tái)之一。Xilinx率先發(fā)布和量產(chǎn)的65nm平臺(tái)FPGA,則以大量先進(jìn)技術(shù)和全新的設(shè)計(jì)有效增加了系統(tǒng)產(chǎn)品的生命周期并滿足了3G、LTE、IMT-Advanced等移動(dòng)通信標(biāo)準(zhǔn)
          • 關(guān)鍵字: 基站  無線  多模  為基礎(chǔ)  FPGA  

          采用FPGA的光電抗干擾電路方案設(shè)計(jì)

          • 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這就是說,一些非彈丸物體在穿過光幕時(shí)也會(huì)使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號(hào)。從原理上,這種現(xiàn)
          • 關(guān)鍵字: FPGA  光電抗干擾  電路  方案設(shè)計(jì)    

          基于FPGA的交通信號(hào)燈控制系統(tǒng)

          • 摘要:為了解決傳統(tǒng)交通燈控制系統(tǒng)常采用單片機(jī)或PLC等控制芯片所具有的控制不精確、系統(tǒng)外圍電路復(fù)雜、程序修改不靈活、成本偏高等缺點(diǎn),利用VHDL硬件描述語言,通過QuattusⅡ軟件和以CycloneⅡ系列FPGA為核心的開發(fā)
          • 關(guān)鍵字: FPGA  交通信號(hào)燈  控制系統(tǒng)    

          CPLD用等占空比發(fā)生器連接兩個(gè)儀器

          • CPLD中可編程時(shí)鐘電路,為慢速儀器產(chǎn)生快速儀器等占空比的同步脈沖。同步兩個(gè)儀器信號(hào)時(shí),保證接收器鎖存發(fā)送器的同步信號(hào)是重要的。例如,產(chǎn)生主脈沖信號(hào)時(shí),脈沖發(fā)生器產(chǎn)生同步脈沖。Avtek的AV-1015B帶TTL的50Ome
          • 關(guān)鍵字: CPLD  發(fā)生器  儀器    

          基于FPGA的DSP功能提高圖像處理的實(shí)例分析

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  圖像處理  

          基于FPGA視頻圖像的Canny算法加速器的設(shè)計(jì)

          • 摘要:由于Canny算法自身的復(fù)雜性,使得其做邊緣檢測(cè)的處理時(shí)間較長(zhǎng)。針對(duì)這個(gè)問題,提出和實(shí)現(xiàn)了一種Canny算法的硬件加速功能。加速功能的設(shè)計(jì)是以FPGA為硬件基礎(chǔ),并采用了流水線技術(shù)來對(duì)系統(tǒng)的結(jié)構(gòu)改進(jìn)和優(yōu)化。最
          • 關(guān)鍵字: Canny  FPGA  視頻圖像  加速器    
          共7000條 229/467 |‹ « 227 228 229 230 231 232 233 234 235 236 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473