EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:光纖通信是現(xiàn)今數(shù)據(jù)通信系統(tǒng)的主要通信方式,其性能的好壞直接影響數(shù)據(jù)通信系統(tǒng)的質(zhì)量。本文采用Verilog語(yǔ)言實(shí)現(xiàn)FPGA光纖通信系統(tǒng)的功能。光纖通信系統(tǒng)又包含位同步時(shí)鐘提取模塊、8B/10B編解碼器模塊和NRZI編
- 關(guān)鍵字: FPGA 光纖通信系統(tǒng)
基于FPGA的噴油脈寬處理系統(tǒng)的設(shè)計(jì)
- 摘要:由于電控汽油機(jī)在燃用不同比例甲醇汽油時(shí)受空燃比自適應(yīng)調(diào)整的限制而不能正常運(yùn)轉(zhuǎn)的問(wèn)題,提出利用FPGA技術(shù)將電控單元輸出的噴油脈寬信號(hào)進(jìn)行擴(kuò)展處理,使得電控汽油機(jī)在燃用不同比例甲醇汽油時(shí),空燃比能夠維
- 關(guān)鍵字: FPGA 噴油脈寬 處理系統(tǒng)
基于FPGA的出租車(chē)計(jì)價(jià)系統(tǒng)設(shè)計(jì)
- 摘要:設(shè)計(jì)出租車(chē)計(jì)價(jià)系統(tǒng),運(yùn)用自頂向下的設(shè)計(jì)思想,以芯片CycloneⅡEP2C8T144C8為設(shè)計(jì)核心,采用QuartusⅡ仿真軟件,對(duì)設(shè)計(jì)電路的各模塊及整個(gè)系統(tǒng)進(jìn)行了EDA仿真驗(yàn)證。結(jié)果表明,該計(jì)價(jià)系統(tǒng)具有計(jì)時(shí)、計(jì)費(fèi)、計(jì)程和
- 關(guān)鍵字: FPGA 出租車(chē) 計(jì)價(jià) 系統(tǒng)設(shè)計(jì)
基于FPGA的汽車(chē)視頻和圖形控制系統(tǒng)設(shè)計(jì)
- LCD顯示器真是無(wú)處不在,在家庭、超市、體育館以及汽車(chē)內(nèi)你都可以見(jiàn)到它們的身影。無(wú)疑車(chē)載LCD顯示系統(tǒng)是增長(zhǎng)最快的市場(chǎng)。增長(zhǎng)的動(dòng)力包括:不斷下降的顯示器價(jià)格、不斷提升的用戶(hù)體驗(yàn)、更多的產(chǎn)品性能以及車(chē)內(nèi)消費(fèi)類(lèi)
- 關(guān)鍵字: FPGA 汽車(chē)視頻 控制系統(tǒng)設(shè)計(jì)
基于DSP和CPLD技術(shù)的多路ADC系統(tǒng)的設(shè)計(jì)方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 多路ADC系統(tǒng) DSP CPLD
基于FPGA的移動(dòng)通信中卷積碼編碼器設(shè)計(jì)
- 摘要:卷積碼是一種性能優(yōu)良的差錯(cuò)控制編碼。介紹了卷積碼編碼原理,基于FPGA利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)了一個(gè)(2,1,9)卷積碼編碼器。給出了仿真結(jié)果,并在FPGA器件上驗(yàn)證實(shí)現(xiàn)。仿真及測(cè)試結(jié)果表明,達(dá)到了預(yù)期的設(shè)計(jì)
- 關(guān)鍵字: 設(shè)計(jì) 編碼器 移動(dòng)通信 FPGA 基于
基于FPGA的無(wú)線(xiàn)信道模擬器設(shè)計(jì)
- 摘要:為了縮短研發(fā)周期,需要在實(shí)驗(yàn)室模擬出無(wú)線(xiàn)信道的各種傳播特性,無(wú)線(xiàn)信道模擬器設(shè)計(jì)必不可少。采用基于頻率選擇性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模擬實(shí)現(xiàn)了頻率選擇性衰落信道,最后將數(shù)據(jù)通
- 關(guān)鍵字: FPGA 無(wú)線(xiàn) 信道模擬器
FPGA的基本結(jié)構(gòu)
- 一、FPGA的基本結(jié)構(gòu)FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線(xiàn)資源、底層嵌入功能單元和內(nèi)嵌專(zhuān)用硬核等。每個(gè)單元簡(jiǎn)介如下:1.可編程輸入/輸出單元(I/O單元)目前大
- 關(guān)鍵字: FPGA 基本結(jié)構(gòu)
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473