色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld/fpga

          基于FPGA實(shí)現(xiàn)低成本、小體積PET系統(tǒng)

          • 基于FPGA實(shí)現(xiàn)低成本、小體積PET系統(tǒng),隨著醫(yī)療成像系統(tǒng)不斷追求更高的性能,傳統(tǒng)的模擬及分立器件越來越難以滿足系統(tǒng)設(shè)計(jì)的要求,而采用數(shù)字信號(hào)處理技術(shù)DSP、FPGA已成為了必然的選擇。好處顯然易見,無論是從系統(tǒng)的集成度還是成本、性能上來看,都給設(shè)計(jì)
          • 關(guān)鍵字: FPGA  PET  體積  系統(tǒng)    

          基于FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          • 摘要:隨著信息技術(shù)的飛速發(fā)展,各種數(shù)據(jù)的采集和處理在現(xiàn)代工業(yè)控制和科學(xué)研究中已成為必不可少的部分。數(shù)據(jù)采集系統(tǒng)是計(jì)算機(jī)智能儀器與外界物理世界聯(lián)系的橋粱,是獲取信息的重要途徑。以Xilinx公司的Spartan-3系列
          • 關(guān)鍵字: FPGA  數(shù)據(jù)采集  系統(tǒng)設(shè)計(jì)    

          基于CPLD譯碼的DSP二次Bootloader方法介紹

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  譯碼  Bootloader  CPLD  

          LED顯示屏高灰度掃描控制的FPGA實(shí)現(xiàn)

          • 摘要:本文在分析LED顯示屏的顯示掃描控制方法的基礎(chǔ)上,提出了用并行結(jié)構(gòu)實(shí)現(xiàn)高灰度掃描控制的方案,設(shè)計(jì)了基于FPGA的8位并行輸入LED掃描控制芯片,并結(jié)合外圍電路、顯示面板及計(jì)算機(jī)構(gòu)成了LED大屏幕顯示系統(tǒng),實(shí)現(xiàn)
          • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  控制  掃描  顯示屏  高灰度  LED  

          在FPGA中基于信元的FIFO設(shè)計(jì)方法

          • 設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本?! 〈藭r(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本
          • 關(guān)鍵字: FPGA  FIFO  信元  設(shè)計(jì)方法    

          ARM、FPGA和DSP的特點(diǎn)和區(qū)別概述

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  ARM  

          萊迪思發(fā)布8款已經(jīng)完全符合量產(chǎn)標(biāo)準(zhǔn)的系列器件

          • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)日前宣布發(fā)布8款已經(jīng)完全符合量產(chǎn)標(biāo)準(zhǔn)的iCE40? “Los Angeles” mobileFPGA?系列器件,并開始批量生產(chǎn)。iCE40低功耗LP系列的LP640、LP1K、LP4K和LP8K器件,以及更高性能的iCE40 HX系列HX640、HX1K、HX4K和HX8K器件,都已經(jīng)開始量產(chǎn),并擁有17種不同的器件/封裝組合。
          • 關(guān)鍵字: 萊迪思  FPGA  iCE40  

          利用FPGA的DSP功能提高圖像處理的實(shí)例分析

          • intevac是商用和軍用市場(chǎng)光學(xué)產(chǎn)品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號(hào)處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對(duì)性能
          • 關(guān)鍵字: FPGA  DSP  圖像處理  實(shí)例    

          FPGA設(shè)計(jì)方案

          • 隨著社會(huì)的發(fā)展和信息時(shí)代對(duì)各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形
          • 關(guān)鍵字: FPGA  設(shè)計(jì)方案    

          基于FPGA協(xié)處理的無線子系統(tǒng)分析

          • 基于FPGA協(xié)處理的無線子系統(tǒng)分析,子系統(tǒng)劃分選擇方案 FPGA可與DSP處理器一起使用,作為獨(dú)立的預(yù)處理器(有時(shí)是后處理器)器件,或者作為協(xié)處理器。在預(yù)處理架構(gòu)中,F(xiàn)PGA直接位于數(shù)據(jù)通路中負(fù)責(zé)信號(hào)預(yù)處理,預(yù)處理后的信號(hào)可以高效又經(jīng)濟(jì)地移交
          • 關(guān)鍵字: 子系統(tǒng)  分析  無線  處理  FPGA  基于  

          如何利用FPGA降低手持設(shè)備MPU的功耗

          • 消費(fèi)類手持設(shè)備市場(chǎng)正呈跳躍式發(fā)展。便攜式產(chǎn)品處理能力不斷增加,所支持的應(yīng)用越來越多;產(chǎn)品更新?lián)Q代速度加快,新產(chǎn)品必須滿足上市時(shí)間要求,以便獲得最大的市場(chǎng)機(jī)會(huì);產(chǎn)品生命周期的縮短要求縮短開發(fā)周期,同時(shí)更
          • 關(guān)鍵字: 設(shè)備  MPU  功耗  手持  降低  利用  FPGA  如何  

          Virtex-6 HXT FPGA ML630:光傳輸網(wǎng)絡(luò)評(píng)估方案

          • Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGA,Virtex-6 SXT FPGA和Virtex-6 HXT FPGA三個(gè)亞系列,采用40nm ExpressFabric和600MHz Clocking技術(shù),具有存儲(chǔ)器選擇如能和DDR3,QDRII+和RDLRAM存儲(chǔ)器接口,600MHz
          • 關(guān)鍵字: Virtex  FPGA  HXT  630    

          基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)

          • 基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng),1.前言   短波發(fā)射主要用于各廣播電臺(tái)之間,各核潛艇之間的相互通信。發(fā)射機(jī)主要由電控邏輯裝置、過荷保護(hù)裝置、頻率預(yù)置和自動(dòng)調(diào)諧裝置等組成。為了保證發(fā)射機(jī)能工作在所需的頻率值,必須對(duì)高頻回路進(jìn)行精密調(diào)諧
          • 關(guān)鍵字: 調(diào)諧  系統(tǒng)  自動(dòng)  發(fā)射機(jī)  FPGA  短波  基于  

          基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì)

          • 基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì),本文設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器,該控制器通過加載Thin TCP/IP接入以太網(wǎng),使得多臺(tái)PC共同對(duì)可疑物品的圖像數(shù)據(jù)進(jìn)行分析,進(jìn)而提高鑒別精度。   工作原理及控制要求  X射線安檢設(shè)備主要由X射線源、傳送
          • 關(guān)鍵字: 設(shè)備  控制器  設(shè)計(jì)  安檢  射線  FPGA  以太網(wǎng)  技術(shù)  基于  

          基于DSP和CPLD的金屬磁記憶檢測(cè)儀設(shè)計(jì)

          • 基于DSP和CPLD的金屬磁記憶檢測(cè)儀設(shè)計(jì),摘要:設(shè)計(jì)了一種以DSP+CPLD為控制核心的高性能金屬磁記憶檢測(cè)儀,用以快速檢測(cè)鐵磁材料的漏磁信號(hào),判斷材料應(yīng)力集中區(qū)域。文中簡(jiǎn)述了磁記憶檢測(cè)儀的主要電路及其工作原理,重點(diǎn)介紹了系統(tǒng)的硬件和軟件設(shè)計(jì)。該檢測(cè)
          • 關(guān)鍵字: 檢測(cè)儀  設(shè)計(jì)  記憶  金屬  DSP  CPLD  基于  
          共7000條 241/467 |‹ « 239 240 241 242 243 244 245 246 247 248 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473