色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> cpld/fpga

          基于FPGA的高速大容量FLASH存儲(chǔ)

          • 基于FPGA的高速大容量FLASH存儲(chǔ),1、引言
            數(shù)字電路應(yīng)用越來(lái)越廣泛,傳統(tǒng)通用的數(shù)字集成芯片已經(jīng)難以滿足系統(tǒng)的功能要求,隨著系統(tǒng)復(fù)雜程度的提高,所需通用集成電路的數(shù)量呈爆炸性增值,使得電路的體積膨大,可靠性難以保證 [1]。因而出現(xiàn)了現(xiàn)場(chǎng)可編
          • 關(guān)鍵字: FLASH  存儲(chǔ)  大容量  高速  FPGA  基于  

          基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng)

          • 基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng),VGA(視頻圖形陣列Video Graphics Array)是IBM在1987年隨PS/2機(jī)一起推出的一種視頻傳輸標(biāo)準(zhǔn),具有分辨率高、顯示速率快、顏色豐富等優(yōu)點(diǎn),在彩色顯示器領(lǐng)域得到了廣泛的應(yīng)用。
            目前 VGA技術(shù)的應(yīng)用還主要基于 VGA顯示
          • 關(guān)鍵字: 顯示系統(tǒng)  VGA  嵌入式  FPGA/CPLD  基于  FPGA  

          ADS8323與高速FIFO接口電路的CPLD實(shí)現(xiàn)

          • 本文采用CPLD實(shí)現(xiàn)了AD芯片、高速FIFO存儲(chǔ)器以及MCU之間的接口電路。實(shí)驗(yàn)表明,該電路工作穩(wěn)定可靠,且通用性強(qiáng),易于移植到其它數(shù)據(jù)采集系統(tǒng)中。同時(shí),QuartusII等嵌入式技術(shù)的使用,簡(jiǎn)化了開(kāi)發(fā)流程,提高了設(shè)計(jì)效率。目前,該電路已成功應(yīng)用于某數(shù)據(jù)采集系統(tǒng)中。
          • 關(guān)鍵字: 8323  FIFO  CPLD  ADS    

          一種基于FPGA的誤碼性能測(cè)試方案

          • 在數(shù)字通信系統(tǒng)的性能測(cè)試中,通常使用誤碼分析儀對(duì)其誤碼性能進(jìn)行測(cè)量。它雖然具有簡(jiǎn)單易用、測(cè)試內(nèi)容豐富、誤碼測(cè)試結(jié)果直觀、準(zhǔn)確等優(yōu)點(diǎn),但是,價(jià)格昂貴、不易與某些系統(tǒng)接口適配,通常需要另加外部輔助長(zhǎng)線驅(qū)動(dòng)
          • 關(guān)鍵字: FPGA  誤碼  方案  性能測(cè)試    

          可在線升級(jí)的FPGA并行配置方法的實(shí)現(xiàn)

          • 在當(dāng)今變化的市場(chǎng)環(huán)境中,產(chǎn)品是否便于現(xiàn)場(chǎng)升級(jí)、便于靈活使用,已成為產(chǎn)品進(jìn)入市場(chǎng)的關(guān)鍵因素。而基于 SRAM結(jié)構(gòu)的 FPGA器件的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路中的邏輯功能創(chuàng)造了條件,也為現(xiàn)場(chǎng)升級(jí)等奠定了基礎(chǔ)
          • 關(guān)鍵字: FPGA  在線升級(jí)  并行  配置方法    

          基于FPGA的串行接收模塊的設(shè)計(jì)

          • 1 前言
            隨著FPGA的飛速發(fā)展與其在現(xiàn)代電子設(shè)計(jì)中的廣泛應(yīng)用,越來(lái)越多的實(shí)驗(yàn)和設(shè)計(jì)中會(huì)運(yùn)用FPGA與RS232通信。與此同時(shí), FPGA具有功能強(qiáng)大、開(kāi)發(fā)過(guò)程投資小、周期短、可反復(fù)編程等特點(diǎn)。筆者在FPGA芯片上集成了串行
          • 關(guān)鍵字: FPGA  串行接收  模塊    

          利用矢量旋轉(zhuǎn)求解平方根的算法及其FPGA實(shí)現(xiàn)*

          • 本文提出了一種基于矢量旋轉(zhuǎn)求三角函數(shù)進(jìn)而求得任意數(shù)平方根的算法,并用VHDL語(yǔ)言在Altera EP2S60開(kāi)發(fā)板上加以驗(yàn)證,本算法相比其他傳統(tǒng)開(kāi)平方算法具有更高的性能。
          • 關(guān)鍵字: VHDL  FPGA  三角函數(shù)  開(kāi)平方  矢量旋轉(zhuǎn)  EDA  200908  

          航管二次監(jiān)視雷達(dá)地面詢問(wèn)編碼器的FPGA設(shè)計(jì)

          • 引 言
            隨著航空事業(yè)的發(fā)展,空中流量的增加使空中交通管理系統(tǒng)的作用顯得非常重要。空管人員利用雷達(dá)為已被識(shí)別的航空器提供管制服務(wù),可以從雷達(dá)屏幕上看到飛機(jī)的信息參數(shù)。在航管體系中,常規(guī)模式及S模式技術(shù)
          • 關(guān)鍵字: 編碼器  FPGA  設(shè)計(jì)  信號(hào)  地面  監(jiān)視  雷達(dá)  航管  

          基于FPGA高速實(shí)時(shí)數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)方案

          • .引言信息時(shí)代的日新月異,催促著各種各樣的數(shù)據(jù)信息快馬加鞭,人們?cè)谝笮畔鬏數(shù)迷絹?lái)越快的同時(shí),還要求信息要來(lái)得更加及時(shí),于是高速實(shí)時(shí)的數(shù)據(jù)傳輸就成為了電子信息領(lǐng)域里一個(gè)永遠(yuǎn)不會(huì)過(guò)時(shí)的主題。但是,可以
          • 關(guān)鍵字: 傳輸系統(tǒng)  設(shè)計(jì)  方案  數(shù)據(jù)  實(shí)時(shí)  FPGA  高速  基于  轉(zhuǎn)換器  

          基于FPGA控制的懸掛運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)

          • 引 言
            在現(xiàn)代的工業(yè)控制、車輛運(yùn)動(dòng)和醫(yī)療設(shè)備等系統(tǒng)中,懸掛運(yùn)動(dòng)系統(tǒng)的應(yīng)用越來(lái)越多,在這些系統(tǒng)中懸掛運(yùn)動(dòng)部件通常是具體的執(zhí)行機(jī)構(gòu),因而懸掛部件的運(yùn)動(dòng)精確性是整個(gè)系統(tǒng)工作效能的決定因素,而在實(shí)際中實(shí)現(xiàn)
          • 關(guān)鍵字: FPGA  懸掛運(yùn)動(dòng)  控制系統(tǒng)設(shè)計(jì)    

          基于FPGA的伺服驅(qū)動(dòng)器分周比設(shè)計(jì)與實(shí)現(xiàn)

          • 引 言
            電動(dòng)機(jī)是各類數(shù)控機(jī)床的重要執(zhí)行部件。要實(shí)現(xiàn)對(duì)電動(dòng)機(jī)的精確位置控制,轉(zhuǎn)子的位置必須能夠被精確的檢測(cè)出來(lái)。光電編碼器是目前最常用的檢測(cè)器件。光電編碼器分為增量式、絕對(duì)式和混合式。其中,增量式以
          • 關(guān)鍵字: FPGA  伺服驅(qū)動(dòng)器    

          基于FPGA的高速定點(diǎn)FFT算法的實(shí)現(xiàn)

          • 引 言
            快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號(hào)處理領(lǐng)域,如雷達(dá)信號(hào)處理,F(xiàn)FT的處理速度往往是整個(gè)系
          • 關(guān)鍵字: FPGA  FFT  定點(diǎn)  算法    

          基于CPLD的CIS圖像傳感器驅(qū)動(dòng)電路設(shè)計(jì)

          • 引言
            接觸式圖像傳感器(Contact image sensor,簡(jiǎn)稱 CIS)是由一排與掃描原稿寬度相同的光電傳感陣列、 LED光源陣列和柱狀透鏡陣列等部件組成一種新興圖像傳感器。這些部件全部集成在一個(gè)條狀方形盒內(nèi),不需要另外
          • 關(guān)鍵字: CPLD  CIS  圖像  傳感器驅(qū)動(dòng)    

          FPGA多接口功能在航姿計(jì)算機(jī)中的應(yīng)用

          • 引言
            捷聯(lián)慣導(dǎo)中的航姿計(jì)算機(jī)實(shí)現(xiàn)數(shù)字平臺(tái)導(dǎo)航,需要在復(fù)雜運(yùn)算的同時(shí)還能夠高速、準(zhǔn)確地完成多種傳感器測(cè)量數(shù)據(jù)的采集以及航姿結(jié)果和系統(tǒng)狀態(tài)的傳送。通常的做法都是用一片或多片 DSP芯片來(lái)完成,但是當(dāng)數(shù)據(jù)接口較
          • 關(guān)鍵字: FPGA  多接口  航姿  計(jì)算機(jī)    

          利用XPS工具快速生成Virtex FPGA的板級(jí)支持包

          • 利用XPS工具快速生成Virtex FPGA的板級(jí)支持包,具有嵌入式處理器的平臺(tái)FPGA提供很大的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯器件中開(kāi)發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。隨著芯片性能的不斷增加,如何使設(shè)計(jì)方法始終高效、多產(chǎn),成為人們面
          • 關(guān)鍵字: 軟件  FPGA  支持  生成  快速  XPS  工具  利用  
          共7000條 381/467 |‹ « 379 380 381 382 383 384 385 386 387 388 » ›|

          cpld/fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473