EEPW首頁(yè) >>
主題列表 >>
dds
dds 文章 進(jìn)入dds技術(shù)社區(qū)
CPLD 實(shí)現(xiàn)DDS 信號(hào)源的設(shè)計(jì)
- 中文摘要:利用CPLD 在高速數(shù)據(jù)處理方面的特點(diǎn)設(shè)計(jì)出以VHDL 硬件描述語(yǔ)言為設(shè)計(jì)輸入, 以AL TERA 公司的 EPM 7256 芯片為設(shè)計(jì)載體, 基于DDS 技術(shù)的任意波形信號(hào)發(fā)生器。該信號(hào)發(fā)生器能同時(shí)輸出兩路信號(hào), 輸出信號(hào)的頻
- 關(guān)鍵字: CPLD DDS 信號(hào)源 設(shè)計(jì)
基于AD9850的多功能信號(hào)源設(shè)計(jì)
- 摘要 :AD9850以芯片為多功能信號(hào)源頻率合成核心,以單片機(jī)(89C52)為控制和數(shù)據(jù)處理核心,實(shí)現(xiàn)了正弦波、方波及AM、FM、ASK、FSK、PSK 等調(diào)制波形的產(chǎn)生和輸出。結(jié)合鍵盤和顯示部分,實(shí)現(xiàn)了任意頻率值的選擇和顯示,
- 關(guān)鍵字: 多功能信號(hào)源 DDS 89c52 AD9850
用DDS芯片AD9835開(kāi)發(fā)的精度頻率信號(hào)發(fā)生器
- 高精度測(cè)量往往需采用高精度、高穩(wěn)定性、高分辨率的頻率信號(hào)源。采用多個(gè)鎖相環(huán)構(gòu)成的頻率合成器,電路復(fù)雜、價(jià)格昂貴,且信號(hào)建立時(shí)間長(zhǎng)、動(dòng)態(tài)特性較差。近年來(lái)發(fā)展起來(lái)的直接數(shù)字式頻率合成器(DDS)采用高速數(shù)字電
- 關(guān)鍵字: AD9835 DDS 精度頻率 信號(hào)發(fā)生器
基于DDS的多路任意波形發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:本文采用單片機(jī)控制DDS專用芯片(AD9854)設(shè)計(jì)了信號(hào)發(fā)生器。以AD9854芯片為核心,詳細(xì)分析了該信號(hào)發(fā)生器的系統(tǒng)結(jié)構(gòu)、軟硬件設(shè)計(jì)和具體電路實(shí)現(xiàn),并介紹了使用單片機(jī)STC12LE5A56S2對(duì)AD9854的控制方法。信號(hào)發(fā)生
- 關(guān)鍵字: 信號(hào)發(fā)生器 DDS AD9854 上位機(jī) 串口通信
基于Verilog的多路相干DDS信號(hào)源設(shè)計(jì)
- 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語(yǔ)言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)
- 關(guān)鍵字: DDS 現(xiàn)場(chǎng)可編程門陣列(FPGA) 相位累加器 Verilog_HDL
一種射頻信號(hào)干擾器的設(shè)計(jì)
- 摘要:為了測(cè)試電子設(shè)備的抗干擾能力,設(shè)計(jì)了一種射頻信號(hào)干擾器,可用于產(chǎn)生406 0~406.1 MHz范圍內(nèi)的隨機(jī)干擾、點(diǎn)頻干擾和掃頻干擾信號(hào)。設(shè)計(jì)采用了直接數(shù)字頻率合成(DDS)技術(shù),通過(guò)單片機(jī)對(duì)DDS芯片的控制,可靈活
- 關(guān)鍵字: 干擾器 隨機(jī)干擾 點(diǎn)頻干擾 掃頻干擾 DDS
基于DDS技術(shù)的波形設(shè)計(jì)
- 針對(duì)數(shù)字基帶信號(hào)的特點(diǎn)和通信系統(tǒng)對(duì)信號(hào)傳輸?shù)囊?,利用DDS數(shù)字頻率合成技術(shù)進(jìn)行波形設(shè)計(jì)。采用了ADI公司的AD9958芯片為核心設(shè)計(jì)實(shí)現(xiàn)了全數(shù)字頻率合成器,構(gòu)建了具備FSK調(diào)制,PSK調(diào)制及線性掃描功能的全數(shù)字通信系統(tǒng)。詳細(xì)介紹了該通信系統(tǒng)的主要構(gòu)成和實(shí)現(xiàn)全數(shù)字波形設(shè)計(jì)的軟件控制方式,使其具備多種信號(hào)形式,較寬的工作頻帶、根據(jù)工作需要隨時(shí)變換波形的功能。該系統(tǒng)具有可重復(fù)編程和動(dòng)態(tài)重構(gòu)的優(yōu)點(diǎn),使其易于修改,靈活可控,可適用于通信工程實(shí)踐中。
- 關(guān)鍵字: DDS 波形設(shè)計(jì) FSK PSK 線性掃描調(diào)制 AD9958
基于ARM與DDS的高精度正弦信號(hào)發(fā)生器設(shè)計(jì)
- 隨著電子技術(shù)的不斷發(fā)展與進(jìn)步,現(xiàn)代的電子測(cè)量、通信系統(tǒng)越來(lái)越需要有高精度和靈活的正弦信號(hào)源進(jìn)行測(cè)量和調(diào)試。為了滿足外場(chǎng)試驗(yàn)對(duì)便攜式信號(hào)發(fā)生器的需要,利用直接數(shù)字合成技術(shù),通過(guò)ARM芯片STM32實(shí)現(xiàn)對(duì)DDS芯片ML2035的控制,產(chǎn)生從0~25 kHz的正弦信號(hào)。結(jié)論表明,使用ARM和ML2035構(gòu)成的正弦信號(hào)源的頻率具有精度高的特點(diǎn),設(shè)計(jì)方法對(duì)于特定場(chǎng)合的應(yīng)用具有借鑒意義。
- 關(guān)鍵字: 正弦信號(hào)源 STM32 DDS ML2035
基于DDS驅(qū)動(dòng)PLL結(jié)構(gòu)的寬帶頻率合成器設(shè)計(jì)
- 結(jié)合數(shù)字式頻率合成器(DDs)和集成鎖相環(huán)(PLL)各自的優(yōu)點(diǎn),研制并設(shè)計(jì)了以DDS芯片AD9954和集成鎖相芯片ADF4113構(gòu)成的高分 辨率、低雜散、寬頻段頻率合成器,并對(duì)該頻率合成器進(jìn)行了分析和仿真,從仿真和測(cè)試結(jié)果看,該頻率合成器達(dá)到了設(shè)計(jì)目標(biāo)。該頻率合成器的輸出頻率范圍為 594~999 MHz,頻率步進(jìn)為5 Hz,相位噪聲為-91dBc。 DDS的參考信號(hào)由晶振產(chǎn)生,其頻率為fref。DDS輸出的信號(hào)頻率為fDDS,頻率值由頻率控制字(FTW)控制。鎖相環(huán)
- 關(guān)鍵字: DDS PLL
基于STM32的雙路信號(hào)源及配置平臺(tái)設(shè)計(jì)
- 隨著在雷達(dá)探測(cè)、儀表測(cè)量、化學(xué)分析等領(lǐng)域研究的不斷深入,不僅要求定性的完成目標(biāo)檢測(cè),更加需要往高精度、高分辨率成像的方向發(fā)展。一方面,產(chǎn)生頻率、 幅度靈活可控,尤其是低相位噪聲、低雜散的頻率源對(duì)許多儀器設(shè)備起著關(guān)鍵作用。另一方面,電子元器件實(shí)際性能參數(shù)并非理想以及來(lái)存在自外部?jī)?nèi)部的干擾,大 量的誤差因素會(huì)嚴(yán)重影響系統(tǒng)的準(zhǔn)確性。雙路參數(shù)可調(diào)的信號(hào)源可有效地對(duì)系統(tǒng)誤差、信號(hào)通道間不平衡進(jìn)行較調(diào),并且可以產(chǎn)生嚴(yán)格正交或相關(guān)的信號(hào),這在弱信 號(hào)檢測(cè)中發(fā)揮重要作用。為此本文采用雙通道DDS方法,以STM32為控
- 關(guān)鍵字: STM32 DDS
FPGA和DDS在信號(hào)源中的應(yīng)用
- 1引言 DDS同DSP(數(shù)字信號(hào)處理)一樣,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫(xiě)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。在各行各業(yè)的測(cè)試應(yīng)用中,信號(hào)源扮演著極為重要的作用。但信號(hào)源具有許多不同的類型,不同類型的信號(hào)源在功能和特性上各不相同,分別適用于許多不同的應(yīng)用。目前,最常見(jiàn)的信號(hào)源類型包括任意波形發(fā)生器,函數(shù)發(fā)
- 關(guān)鍵字: FPGA DDS
dds介紹
DDS的簡(jiǎn)單介紹
DDS同 DSP(數(shù)字信號(hào)處理)一樣,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫(xiě)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。
一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計(jì)算 [ 查看詳細(xì) ]
相關(guān)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473