色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          基于FPGA的跳擴頻信號發(fā)送系統(tǒng)設(shè)計

          • 提出一種基于FPGA的跳擴頻信號發(fā)送系統(tǒng)設(shè)計方案,系統(tǒng)硬件以FPGA為核心,將基帶處理和中頻調(diào)制完全集成在FPGA芯片內(nèi)部,采用新型的高速DDS(Direct Digital Syntlaesis)AD9951芯片和高速數(shù)模轉(zhuǎn)換器來輔助電路完成信號的產(chǎn)生和發(fā)送。介紹了系統(tǒng)軟件控制流程,以及系統(tǒng)設(shè)計中關(guān)鍵技術(shù)的研究與實現(xiàn)。系統(tǒng)軟件利用QuanusⅡ8.0開發(fā)平臺,使用VHDL語言設(shè)計實現(xiàn)。借助Matlab和Multisire 10.1高頻電路仿真軟件分析和優(yōu)化系統(tǒng)。系統(tǒng)采用數(shù)字化的相對相移鍵控(DQPSK)
          • 關(guān)鍵字: FPGA  擴頻信號  發(fā)送  系統(tǒng)設(shè)計    

          基于FPGA的高速數(shù)據(jù)處理系統(tǒng)設(shè)計

          • 針對光纖微擾動傳感器的高速數(shù)據(jù)處理問題,設(shè)計一種以XC4VSX25為核心,具有數(shù)據(jù)采集功能、存儲功能、LCD顯示功能和USB通信功能的系統(tǒng)。利用XC4VSX25帶有的XtremeDSP IP核,通過并行運算解決高速實時數(shù)據(jù)處理問題,并且通過Verilog HDL語言設(shè)計串行結(jié)構(gòu)和并行結(jié)構(gòu),并在ModelSim中對兩種結(jié)構(gòu)進行仿真比較。結(jié)果表明,本系統(tǒng)中并型結(jié)構(gòu)的計算速度是正比于并行度的,可以提高系統(tǒng)處理速度。
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  處理系統(tǒng)    

          基于FPGA的高階音頻均衡濾波器設(shè)計

          • 摘要:文中設(shè)計的均衡濾波器充分利用FPGA內(nèi)部資源、時間換取空間的方法,在EP1C3系列的FPGA內(nèi)實現(xiàn)1 024階FIR數(shù)字均衡濾波器,并通過重載系數(shù),可實現(xiàn)多種頻率響應(yīng)的均衡特性、簡易數(shù)字均衡濾波器的功能,達(dá)到了設(shè)計目
          • 關(guān)鍵字: FPGA  音頻  均衡  濾波器設(shè)計    

          基于FPGA的語音端點檢測

          • 基于FPGA的語音端點檢測,語音端點檢測就是從背景噪聲中找到語音的起點和終點,其目標(biāo)是要在一段輸入信號中將語音信號同其他信號(如背景噪聲)分離并且準(zhǔn)確地判斷出語音的端點。研究表明,即使在安靜的環(huán)境中,一半以上的語音識別系統(tǒng)識別錯誤
          • 關(guān)鍵字: 檢測  語音  FPGA  基于  

          DSP與普通MCU的比較

          • DSP與普通MCU的比較,考慮一個數(shù)字信號處理的實例,比如有限沖擊響應(yīng)濾波器(FIR)。用數(shù)學(xué)語言來說,F(xiàn)IR濾波器是做一系列的點積。取一個輸入量和一個序數(shù)向量,在系數(shù)和輸入樣本的滑動窗口間作乘法,然后將所有的乘積加起來,形成一個輸出
          • 關(guān)鍵字: 比較  MCU  普通  DSP  

          基于DSP正弦信號發(fā)生器設(shè)計

          • 基于DSP正弦信號發(fā)生器設(shè)計,摘要:提出了一種基于TMS320C5402實現(xiàn)正弦信號發(fā)生器的設(shè)計原理與方法,介紹了所設(shè)計的正弦信號發(fā)生器硬件電路結(jié)構(gòu)和軟件程序流程圖。結(jié)合DSP硬件特性,通過使用泰勒級數(shù)展開法得到設(shè)定參數(shù)的正弦波形輸出,達(dá)到設(shè)計
          • 關(guān)鍵字: 設(shè)計  信號發(fā)生器  DSP  基于  

          基于FPGA的AD9910控制設(shè)計

          • 為了滿足目前對數(shù)據(jù)處理速度的需求,設(shè)計了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點設(shè)計了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計。設(shè)計了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對DDS AD9910各個控制寄存器的設(shè)置與時序進行詳細(xì)說明,最后給出了實驗結(jié)果。實驗結(jié)果證明輸出波形質(zhì)量高、效果好。對于頻率源的設(shè)計與實現(xiàn)具有工程實踐意義。
          • 關(guān)鍵字: FPGA  9910  AD  控制設(shè)計    

          賽靈思和Synopsys聯(lián)手推出業(yè)界首部開發(fā)方法手冊

          •   全球可編程邏輯解決方案領(lǐng)先廠商賽靈思公司(NASDAQ:XLNX))今日宣布與全球半導(dǎo)體設(shè)計、驗證和制造領(lǐng)域的軟件及 IP 領(lǐng)先廠商Synopsys公司(NASDAQ:SNPS)聯(lián)手推出《 FPGA的原型開發(fā)方法手冊》(FPMM),這是一本介紹如何使用 FPGA 作為平臺進行片上系統(tǒng)(SoC)開發(fā)的實用指南。FPMM 收錄了眾多公司的設(shè)計團隊在設(shè)計和驗證方面的寶貴經(jīng)驗。
          • 關(guān)鍵字: 賽靈思   FPGA   

          大規(guī)?,F(xiàn)場可編程門陣列(FPGA)開發(fā)系統(tǒng)電源設(shè)計研究

          • 摘要:以Xilinx的FPGA為例,介紹了FPGA開發(fā)系統(tǒng)的電源要求和功耗,并給出了采用線性低壓降(LDO)穩(wěn)壓器,DC/DC調(diào)整器,DC/DC控制器和電源模塊等幾種電源解決方案。 關(guān)鍵詞:現(xiàn)場可編程門陣列;電源設(shè)計;DC/DC變換器
          • 關(guān)鍵字: 系統(tǒng)  電源  設(shè)計  研究  開發(fā)  FPGA  現(xiàn)場  可編程  陣列  大規(guī)模  

          首個國產(chǎn)高性能芯片“安徽造”填補國產(chǎn)化空白

          •   記者3月17日從中國電子科技集團公司38所獲悉,由該所自主研發(fā)的首個國產(chǎn)化高性能芯片“魂芯一號”,日前在北京“十一五”國家重大科技成就展上首次精彩亮相,其運算能力達(dá)每秒鐘300億次浮點運算或每秒鐘80億次浮點乘法累加運算,性能可與國際市場同類產(chǎn)品相媲美,其成功應(yīng)用將填補我國高性能芯片國產(chǎn) 化的空白。   
          • 關(guān)鍵字: DSP  物聯(lián)網(wǎng)  通訊  魂芯一號  

          NI發(fā)布全新 LabWindows?/CVI 2010

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日發(fā)布了全新NI LabWindows/CVI 2010,該軟件可基于驗證過的ANSI C測試測量軟件平臺,提供更高的開發(fā)效率,并簡化FPGA通信的復(fù)雜度。此外,NI還發(fā)布了LaWindows/CVI 2010 Linux Run-Time模塊和LabWindows/CVI 2010實時模塊,可擴展開發(fā)環(huán)境至Linux和實時操作系統(tǒng)中。
          • 關(guān)鍵字: NI  FPGA  

          基于DSP的滯環(huán)跟蹤型有源電力濾波器數(shù)字控制系統(tǒng)

          • 基于DSP的滯環(huán)跟蹤型有源電力濾波器數(shù)字控制系統(tǒng),摘要:介紹了一種基于新型數(shù)字信號處理器(DSP)TMS320F2407A數(shù)字控制的滯環(huán)跟蹤型并聯(lián)有源電力濾波器,以DSP為核心的數(shù)字控制電路完成諧波提取、指令電流產(chǎn)生、直流側(cè)電壓控制、系統(tǒng)保護等功能,實現(xiàn)了一種全數(shù)字控
          • 關(guān)鍵字: 濾波器  數(shù)字  控制系統(tǒng)  電力  有源  DSP  跟蹤  基于  

          基于DSP實現(xiàn)可并機的逆變電源

          • 基于DSP實現(xiàn)可并機的逆變電源,摘要:介紹了一種可并機的逆變電源的結(jié)構(gòu)和原理,并以Motorola公司的DSP56F805型數(shù)字信號處理器作為控制核心,且給出了硬件和軟件的設(shè)計方案。實驗結(jié)果證明此系統(tǒng)的控制獲得了良好的效果。 關(guān)鍵詞:逆變器;并聯(lián);數(shù)
          • 關(guān)鍵字: 逆變電源  實現(xiàn)  DSP  基于  

          28納米FPGA: 降低功耗 提高帶寬

          •   低功耗和高帶寬是下一代高端設(shè)計的兩個主要需求。對全球范圍多個應(yīng)用領(lǐng)域的調(diào)研表明,以相同甚至更低功耗及成本來實現(xiàn)更大的帶寬已成為大勢所趨。現(xiàn)在應(yīng)對帶寬不斷增長的技術(shù)是演進中的40G和100G系統(tǒng)(以及即將出現(xiàn)的400G系統(tǒng))。設(shè)計下一代FPGA來滿足目前對寬帶和低功耗需求的難度越來越大?! ?/li>
          • 關(guān)鍵字: Altera  FPGA  

          基于FPGA的CMI編碼系統(tǒng)設(shè)計

          • 摘要:提出了一種基于FPGA并利用Verilog HDL實現(xiàn)的CMI編碼設(shè)計方法。研究了CMI碼型的編碼特點,提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計中,首先產(chǎn)生m序列,然后程序
          • 關(guān)鍵字: FPGA  CMI  編碼  系統(tǒng)設(shè)計    
          共9875條 395/659 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473