色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)

          •   在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無(wú)限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種[1]。對(duì)于應(yīng)用設(shè)計(jì)者,由于開(kāi)發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費(fèi)很大的精力才能使設(shè)計(jì)出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購(gòu)買。本文采用了一種基于DSP Builder的FPGA設(shè)計(jì)方法,以一個(gè)低通的16
          • 關(guān)鍵字: FPGA 數(shù)字濾波器  

          BLACKfin DSP體系結(jié)構(gòu):能實(shí)現(xiàn)帶電源管理功能的多樣性應(yīng)用

          • 引言   嵌入式系統(tǒng)應(yīng)用一般可分為兩類:一類主要是數(shù)字信號(hào)處理器(DSP)強(qiáng)大的數(shù)值計(jì)算功能的應(yīng)用,其應(yīng)用實(shí)例是V.90語(yǔ)音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應(yīng)用中嵌入的增強(qiáng)型DSP;另一類則是控制方面的應(yīng)用,其應(yīng)用實(shí)例是手持式計(jì)算機(jī)或數(shù)字手表。 人們對(duì)這兩類不同的應(yīng)用系統(tǒng)通常采用的設(shè)計(jì)方法是,根據(jù)應(yīng)用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計(jì)算提供更強(qiáng)大的運(yùn)算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應(yīng)的應(yīng)用需求。另外,這些MCU各自的指令集
          • 關(guān)鍵字: BLACKfin DSP  

          DSP入門前的背景知識(shí)

          • 數(shù)字信號(hào)處理(DigitalSignal?Processing,簡(jiǎn)稱DSP)是一門涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來(lái),隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理技術(shù)應(yīng)運(yùn)而生并得到迅速的發(fā)展。在過(guò)去的二十多年時(shí)間里,數(shù)字信號(hào)處理已經(jīng)在通信等領(lǐng)域得到極為廣泛的應(yīng)用。? ?數(shù)字信號(hào)處理是利用計(jì)算機(jī)或?qū)S锰幚碓O(shè)備,以數(shù)字形式對(duì)信號(hào)進(jìn)行采集、變換、濾波、估值、增強(qiáng)、壓縮、識(shí)別等處理,以得到符合人們需要的信號(hào)形式。? ?數(shù)
          • 關(guān)鍵字: DSP 嵌入式  

          TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

          • 本文首先介紹TD-SCDMA系統(tǒng)無(wú)線信道的基帶發(fā)送方案,說(shuō)明其對(duì)多媒體業(yè)務(wù)的支持及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實(shí)現(xiàn)方案在下行無(wú)線信道基帶發(fā)送單元中的應(yīng)用。
          • 關(guān)鍵字: TD-SCDMA,DSP+FPGA  

          開(kāi)發(fā)DSP硬件驅(qū)動(dòng)程序的一種方法

          • 本文介紹一種開(kāi)發(fā)TI公司DSP片內(nèi)及片外硬件外設(shè)驅(qū)動(dòng)程序的方法,并以C5000 DSP的McBSP/DMA及TMS320C5509的USB驅(qū)動(dòng)程序開(kāi)發(fā)為具體對(duì)象,介紹這種方法的應(yīng)用。
          • 關(guān)鍵字: DSP,硬件驅(qū)動(dòng)程序  

          用DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場(chǎng)可編程配置

          •   1 總體描述 ??   系統(tǒng)中的DSP采用TI公司的定點(diǎn)數(shù)字信號(hào)處理器TMS320C5402。它采用4總線4級(jí)流水線的增強(qiáng)型哈佛結(jié)構(gòu),處理速度為100MIPS;具有片內(nèi)4K×16位的ROM和16K×16位的DARAM, 2個(gè)多通道緩沖串行口(McBSP),1個(gè)直接存儲(chǔ)控制器(DMA)等片內(nèi)外圍電路;外部可擴(kuò)展至1M×16位存儲(chǔ)空間,芯片采用3.3V電源電壓。 ??   TMS320C5402的多通道緩沖串行口(mu
          • 關(guān)鍵字: DSP CPLD  

          Xilinx宣布Virtex-5 SXT全線產(chǎn)品量產(chǎn)

          •   賽靈思公司宣布面向數(shù)字信號(hào)處理(DSP)優(yōu)化的Virtex?-5 SXT系列全線產(chǎn)品實(shí)現(xiàn)量產(chǎn)。這些產(chǎn)品是Xilinx? XtremeDSP? 解決方案的一部分,該解決方案包括開(kāi)發(fā)套件、設(shè)計(jì)軟件、IP和參考設(shè)計(jì)。Virtex-5 SXT平臺(tái)器件針對(duì)高性能而優(yōu)化,能夠?yàn)榘o(wú)線、測(cè)試和測(cè)量以及國(guó)防應(yīng)用在內(nèi)的眾多應(yīng)用提供超過(guò)350 GMACs的定點(diǎn)運(yùn)算性能,并為諸如醫(yī)療影像等應(yīng)用提供高達(dá)82.5 GFLOPS的浮點(diǎn)DSP性能。   65nm Virtex-5 SXT系列
          • 關(guān)鍵字: 賽靈思 DSP Virtex-5 SXT   

          采用DSP的鐵路道口圖像監(jiān)控系統(tǒng)設(shè)計(jì)

          •   目前,鐵路道口基本有這樣3種類型:有人看管、有人監(jiān)護(hù)和無(wú)人看守監(jiān)護(hù)。長(zhǎng)期以來(lái),鐵路部門對(duì)有人看管道口和有人監(jiān)護(hù)道口投入了人量的人力、物力,采取了安全措施,特別是有人看管道口,以道口自動(dòng)報(bào)警信號(hào)為主要設(shè)施的技術(shù)裝備已基本完善,為道口自身的安全管理創(chuàng)造了較好條件。但是,道口自動(dòng)報(bào)警裝置僅考慮到了加強(qiáng)道口自身監(jiān)管、防止道口肇事的問(wèn)題,而未兼顧到移動(dòng)的列車存道口出現(xiàn)異常情況時(shí),如何及時(shí)防止道口沖突的問(wèn)題。為了使道口安全得到進(jìn)一步控制,設(shè)計(jì)了一套基于DSP鐵路道口圖像監(jiān)控系統(tǒng),使列車在通過(guò)道口前的適當(dāng)距離內(nèi),司
          • 關(guān)鍵字: DSP 鐵路道口圖像監(jiān)控系統(tǒng)  

          基于DSP的電動(dòng)汽車CAN總線通訊技術(shù)設(shè)計(jì)

          •   德國(guó)Bosch公司為了解決現(xiàn)代車輛中眾多的控制和數(shù)據(jù)交換問(wèn)題,開(kāi)發(fā)出一種CAN(Controller AreaNetwork) 現(xiàn)場(chǎng)總線通訊結(jié)構(gòu). CAN總線硬件連接簡(jiǎn)單,有良好的可靠性、實(shí)時(shí)性和性能價(jià)格比. CAN總線能夠滿足現(xiàn)代自動(dòng)化通訊的需要,已成為工業(yè)數(shù)據(jù)總線通訊領(lǐng)域中最為活要躍的一支。   其主要特點(diǎn)是: ①CAN總線為多主站總線,各節(jié)點(diǎn)均可在任意時(shí)刻主動(dòng)向網(wǎng)絡(luò)上的其它節(jié)點(diǎn)發(fā)送信息,不分主從,通信靈活; ②CAN總線采用獨(dú)特的非破壞性總線仲裁技術(shù),優(yōu)先級(jí)高的節(jié)點(diǎn)優(yōu)先傳送數(shù)據(jù),能滿足實(shí)時(shí)性要
          • 關(guān)鍵字: DSP 電動(dòng)汽車CAN總線  

          多通道高精度數(shù)據(jù)采集電路設(shè)計(jì)

          DSP重建原聲吉他微妙之處

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  Blackfin  

          Altera發(fā)售業(yè)界容量最大的FPGA,具有340K邏輯單元

          •   Altera公司宣布開(kāi)始提供業(yè)界容量最大的FPGA。Altera 65-nm Stratix? III系列的型號(hào)之一EP3SL340具有業(yè)界最大的340K邏輯單元(LE)容量,支持DDR3存儲(chǔ)器,接口速率超過(guò)1067 Mbps,功耗在所有的大容量、高性能邏輯器件(PLD)中是最低的。Stratix III FPGA是各類最終市場(chǎng)多種應(yīng)用的理想解決方案,包括通信、計(jì)算機(jī)、存儲(chǔ)以及軍事和航空航天等領(lǐng)域。
          • 關(guān)鍵字: Altera  FPGA  存儲(chǔ)器  

          多核處理器構(gòu)架的高速JPEG解碼算法

          •   JPEG(Joint Photographlc Experts Group)是一個(gè)適用范圍很廣的靜態(tài)圖像數(shù)據(jù)壓縮標(biāo)準(zhǔn),目前廣泛應(yīng)用于照相機(jī)、打印機(jī)等方面的圖像處理。在這些應(yīng)用中,設(shè)計(jì)出一個(gè)高速高效的JPEG解碼器已經(jīng)成為一個(gè)重要的研究方向。隨著對(duì)嵌入式系統(tǒng)實(shí)時(shí)性、高性能和可擴(kuò)展性要求的提高,多核(multi—core)嵌入式處理器的應(yīng)用場(chǎng)合日益增多。 1 JPEG解碼算法原理   JPEG 壓縮是一種有損壓縮。它利用人的視角系統(tǒng)特性,使用量化和無(wú)損壓縮編碼相結(jié)合的方式去掉視角的冗余信息
          • 關(guān)鍵字: MCU/DSP  

          基于DSP的電子節(jié)氣門PID控制

          •   一、引言   隨著現(xiàn)代電子技術(shù)的飛速發(fā)展,特別是微機(jī)技術(shù)在汽車上的廣泛應(yīng)用,使得汽車的內(nèi)涵和功能不斷拓展和延伸,汽車電子化正逐漸成為現(xiàn)代汽車的基本特征。節(jié)氣門是汽車發(fā)動(dòng)機(jī)的重要控制部件。為了提高汽車行駛的動(dòng)力性、平穩(wěn)性及經(jīng)濟(jì)性,并減少排放污染,世界各大汽車制造商推出了各種控制特性良好的電子節(jié)氣門及其相應(yīng)的電子控制系統(tǒng),組成電子節(jié)氣門控制系統(tǒng)(ETCS)。采用電子節(jié)氣門控制系統(tǒng),使節(jié)氣門開(kāi)度得到精確控制,不但可以提高燃油經(jīng)濟(jì)性,減少排放,同時(shí),系統(tǒng)響應(yīng)迅速,可獲得滿意的操控性能;另一方面,可實(shí)現(xiàn)怠速控
          • 關(guān)鍵字: DSP  電子節(jié)氣門  PID  

          提高ASIC驗(yàn)證的速度與可視性

          •   前言   高性能、高容量FPGA在ASIC/SoC原型設(shè)計(jì)及系統(tǒng)兩方面的應(yīng)用持續(xù)增長(zhǎng)。這些設(shè)計(jì)通常包括硬件及嵌入式軟件(也可能包括應(yīng)用軟件)的復(fù)雜組合,這給系統(tǒng)驗(yàn)證帶來(lái)了巨大負(fù)擔(dān),原因是檢測(cè)、隔離、調(diào)試及校正故障要比最初設(shè)計(jì)所花費(fèi)的時(shí)間、資金和工程資源多得多。   由于軟硬件之間交互作用相當(dāng)復(fù)雜且無(wú)法預(yù)見(jiàn),僅僅是找到深藏于系統(tǒng)中的故障就需要進(jìn)行長(zhǎng)時(shí)間的測(cè)試序列,而且隨后的調(diào)試過(guò)程還需要花費(fèi)更多的時(shí)間及精力。另外,如果驗(yàn)證測(cè)試使用視頻流等實(shí)際數(shù)據(jù)時(shí),那么間發(fā)故障將很難(如果并非不可能)重現(xiàn)。   
          • 關(guān)鍵字: FPGA  ASIC  模擬器  
          共9877條 577/659 |‹ « 575 576 577 578 579 580 581 582 583 584 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473