fpga+arm 文章 進入fpga+arm技術(shù)社區(qū)
大型設(shè)計中FPGA的多時鐘策略
- 利用FPGA 實現(xiàn)大型設(shè)計時,可能需要FPGA 具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA 設(shè)計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計和時鐘/數(shù)據(jù)關(guān)系。設(shè)計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設(shè)計策略深入闡述。 FPGA 設(shè)計的第一步是決定需要什么樣的時鐘速率,設(shè)計中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設(shè)計中兩個觸發(fā)器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當(dāng)信號在一個觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
自適應(yīng)算術(shù)編碼的FPGA實現(xiàn)
- 算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個重要特點就是可以按分?jǐn)?shù)比特逼近信源熵,突破了Haffman編碼每個符號只不過能按整數(shù)個比特逼近信源熵的限制。對信源進行算術(shù)編碼,往往需要兩個過程,第一個過程是建立信源概率表,第二個過程是對信源發(fā)出的符號序列進行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進行掃描的過程中,可一次完成上述兩個過程,即根據(jù)恰當(dāng)?shù)母怕使烙嬆P秃彤?dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計值,同時完成編碼。盡管從編碼效率上看不如已
- 關(guān)鍵字: FPGA 嵌入式
ARM推出首款基于ARMv7架構(gòu)的處理器
- ARM 公司發(fā)布了最新的Cortex-A8TM處理器,它將給消費和低功耗移動產(chǎn)品帶來重大變革,使得最終用戶可以享受到更高水準(zhǔn)的娛樂和創(chuàng)新。在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM®開發(fā)者年度大會上發(fā)布的ARM Cortex-A8處理器最高能達到2000DMIPS,使它成為運行多通道視頻、音頻和游戲應(yīng)用的要求越來越高的消費產(chǎn)品的最佳選擇。在65納米工藝下,ARM Cortex-A8處理器的功耗不到300毫瓦,能夠提供業(yè)界領(lǐng)先的性能和功耗效率。ARM Cortex-A8處理器第一次為低費用、高容
- 關(guān)鍵字: ARM
基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)
- 提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進行了介紹。
- 關(guān)鍵字: FPGA USB 高速數(shù)據(jù)傳輸 記錄
基于FPGA的數(shù)字復(fù)接系統(tǒng)幀同步器設(shè)計與實現(xiàn)
- 介紹了應(yīng)用FPGA技術(shù)進行幀同步器設(shè)計的實現(xiàn)原理、系統(tǒng)框圖及設(shè)計中需要注意的問題,給出了用VHDL描述的幾個模塊的源代碼。
- 關(guān)鍵字: FPGA 數(shù)字復(fù)接 系統(tǒng) 幀同步器
全新ARM API減少消費電子產(chǎn)品程序開發(fā)周期
- 全新TrustZone軟件應(yīng)用程序接口為開發(fā)針對多種硬件安全平臺的安全應(yīng)用提供了開發(fā)的、可共用的框架 今天,ARM公司發(fā)布了其TrustZone 軟件技術(shù)的全新應(yīng)用程序接口(API)。這一全新的API現(xiàn)在已經(jīng)可以免費從ARM公司獲得,它能夠使軟件和硬件開發(fā)者編寫的單個應(yīng)用程序可以被應(yīng)用于在大量設(shè)備中使用的不同安全平臺,這些設(shè)備包括手機、便攜式媒體播放器、機頂盒及家庭網(wǎng)關(guān)。這一全新API的發(fā)布將全面降低應(yīng)用程序的開發(fā)時間和成本。 ARM® T
- 關(guān)鍵字: ARM
ARM宣布免費網(wǎng)絡(luò)下載ARM處理器技術(shù)
- 突破性的商業(yè)模式拓展了現(xiàn)有的ARM代工計劃,可迅速向全世界眾多設(shè)計團隊提供ARM7TDMI處理器技術(shù)ARM 公司宣布了其全新的DesignStart計劃,將向設(shè)計開發(fā)者提供基于臺積電(TSMC)、聯(lián)華電子(UMC)、中芯國際(SMIC)和特許半導(dǎo)體(Chartered Semiconductor)代工廠技術(shù)的ARM7TDMI®處理器技術(shù)。這一計劃將利用Artisan®物理IP產(chǎn)品分發(fā)的網(wǎng)絡(luò)渠道,免費發(fā)送ARM7TDMI處理器的DesignStart工具包。這將使得設(shè)計團隊能夠
- 關(guān)鍵字: ARM
基于C的設(shè)計方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計
- 基于C的設(shè)計方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計 在最近幾年中日益流行在高性能嵌入式應(yīng)用中使用現(xiàn)場可編程門陣列(FPGA)。FPGA已經(jīng)被證明有能力處理各種不同的任務(wù),從相對簡單的控制功能到更加復(fù)雜的算法操作。雖然FPGA在某些功能上比設(shè)計專用ASIC硬件具有時間和成本上的優(yōu)勢,但在面向軟件應(yīng)用中FPGA比傳統(tǒng)處理器和DSP的優(yōu)勢并沒有體現(xiàn)出來。這很大程度上是由于過去割裂了硬件和軟件開發(fā)工具和方法之間的關(guān)系?! ∪欢罱麱PGA在面向軟件設(shè)計工具方面的發(fā)展,及器件容量的持續(xù)增
- 關(guān)鍵字: FPGA/協(xié)處理器
下一代32位架構(gòu):在性能與功能之間尋求平衡
- 下一代32位架構(gòu):在性能與功能之間尋求平衡 ARM一直致力于以最低的成本 和功耗追求更高的性能。這一努力已經(jīng)通過連續(xù)一代又一代處理器內(nèi)核的發(fā)布得到了實現(xiàn),每一代新的處理器內(nèi)核都會引入新的流水線設(shè)計、新的指令集以及新的高速緩存結(jié)構(gòu)。這促成了眾多創(chuàng)新移動產(chǎn)品的誕生,并且推動了ARM架構(gòu)向性能、功耗以及成本之間的完美平衡發(fā)展?! RM合作伙伴對處理器的需求跨度很大,性能要求可能從1MHz~1GHz以上各有不同,指令流水線的設(shè)計要求也各有不同,某些低端系統(tǒng)的成本控制非常嚴(yán)格,而一些非常復(fù)雜的設(shè)計需
- 關(guān)鍵字: ARM
下一代32位架構(gòu):在性能與功能之間尋求平衡
- 下一代32位架構(gòu):在性能與功能之間尋求平衡 ARM一直致力于以最低的成本 和功耗追求更高的性能。這一努力已經(jīng)通過連續(xù)一代又一代處理器內(nèi)核的發(fā)布得到了實現(xiàn),每一代新的處理器內(nèi)核都會引入新的流水線設(shè)計、新的指令集以及新的高速緩存結(jié)構(gòu)。這促成了眾多創(chuàng)新移動產(chǎn)品的誕生,并且推動了ARM架構(gòu)向性能、功耗以及成本之間的完美平衡發(fā)展。 ARM合作伙伴對處理器的需求跨度很大,性能要求可能從1MHz~1GHz以上各有不同,指令流水線的設(shè)計要求也各有不同,某些低端系統(tǒng)的成本控制非常嚴(yán)格,而一些非常復(fù)雜的設(shè)計需
- 關(guān)鍵字: ARM
FPGA紅了,工具廠商笑了
- FPGA紅了,工具廠商笑了Cool FPGAs Make Tool Vendors Laugh據(jù)Gartner Dataquest在去年美國DAC(設(shè)計自動化年會)期間公布的數(shù)據(jù),每年采用ASIC開始進行設(shè)計的數(shù)量在逐年下降,取而代之的是ASSP(特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品),如圖1。由于深亞微米(DSM)制程以后,ASIC的開發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴大,未來,消費電子(例如HDTV、無線路由器)和汽車電子是所有應(yīng)用中成長最快的(如圖3)。人們期盼
- 關(guān)鍵字: FPGA
平臺 FPGA 的發(fā)展帶來了什么?
- 平臺 FPGA 的發(fā)展帶來了什么? Will The Evolution of Platform FPGAs? 當(dāng)今多平臺 FPGA 動搖 ASIC/ASSP 供應(yīng)商。 作者 Richard Sevcik 賽靈思公司可編程邏輯系統(tǒng)與知識產(chǎn)權(quán)/內(nèi)核及軟件解決方案部執(zhí)行副總裁 有關(guān) FPGA 是否是 ASIC 和 ASSP 可行替代品的爭論已經(jīng)持續(xù)了近十年。iSupply、Gartner Dataquest 及其它業(yè)界分析師的研究表明當(dāng)前正處在 ASIC 設(shè)計新客戶不斷減少,F(xiàn)PGA 設(shè)計新客戶
- 關(guān)鍵字: FPGA 嵌入式
節(jié)能正當(dāng)其時
- 節(jié)能正當(dāng)其時Time to save power 對于所有的消費類電子產(chǎn)品來說,電池的壽命是設(shè)計中一個主要的考慮因素。由于消費者通常都期望能買到功能更多而工作時間更長的產(chǎn)品,設(shè)計者們正不得不發(fā)揮更大的創(chuàng)造性,從電池中榨出盡可能長的工作時間來。 對于上述問題的一個可能的解決辦法,是采用更有效的電源轉(zhuǎn)換和穩(wěn)壓元件。但隨著這些裝置的效率超過90
- 關(guān)鍵字: ARM
fpga+arm介紹
您好,目前還沒有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473