fpga+dsp 文章 進入fpga+dsp技術(shù)社區(qū)
一種基于FPGA的高光效單片彩色LCD投影機設(shè)計
- 引言 顯示技術(shù)正朝著大屏幕、高清晰度、高亮度和高分辨率的方向發(fā)展。通常說來,將屏幕顯示面對角線尺寸在1米(40英寸)以上的顯示稱為大屏幕顯示。投影機作為一種重要的顯示設(shè)備,已經(jīng)廣泛地應用到了金融、教育、企業(yè)、軍事等多個領(lǐng)域,它所具有的大幅面、高清晰多媒體演示功能,使信息的傳遞具有更好的效果。目前,市面上的主流產(chǎn)品是三片式LCD投影機和DLP投影機,其中,三片式LCD投影機的市場份額高達三分之二。 然而,投影機的主要采購者絕大多數(shù)是政府部門、企業(yè)和高校。無論是三片式LCD投影機還是DLP投影機,其高昂的
- 關(guān)鍵字: FPGA LCD
Xilinx推出業(yè)界首款“軟”定義網(wǎng)絡(luò)解決方案
- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX) 2014年4月1日在拉斯維加斯舉行的Interop 2014 網(wǎng)絡(luò)通訊展會上宣布推出業(yè)界首款“軟”定義網(wǎng)絡(luò)(“Softly” Defined Networks)解決方案,將可編程能力和智能化功能從控制層擴展至數(shù)據(jù)層。全新SDNet軟件定義規(guī)范環(huán)境可實現(xiàn)可編程數(shù)據(jù)層功能設(shè)計,而且功能規(guī)范可自動編譯到賽靈思的All Programmable FPGA和SoC中。
- 關(guān)鍵字: 賽靈思 SDNet FPGA
脈沖壓縮技術(shù)簡介及其基于FPGA的設(shè)計
- 脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。 線性調(diào)頻信號的脈沖壓縮 脈沖壓縮的過程是通過對接收信號s(t)與匹配濾波器的脈沖響應h(t)求卷積的方法實現(xiàn)的。而處理數(shù)字信號時,脈壓過程是通過對回波序列s(n)與匹配濾波器的脈沖響應序列h(n)求卷積來實現(xiàn)的。匹配濾波器的輸出為:
- 關(guān)鍵字: 脈沖壓縮技術(shù) FPGA
你應該知道點高速GTX技術(shù)
- eSATA接口只有幾根線為什么那么快?連上網(wǎng)線顯示的1Gbps是不是很令人興奮!沒錯他們都用了高速GTX技術(shù),GTX全稱為Gigabit?Transceiver即吉bit收發(fā)器,是為了滿足現(xiàn)代數(shù)字處理技術(shù)和計算技術(shù)龐大數(shù)據(jù)的高速、實時的傳輸,目前主要應用在片間通信(兩片F(xiàn)PGA之間,F(xiàn)PGA與DSP之間等)、板間通信(電腦主板與交換機,硬盤與主板等)等。傳統(tǒng)的并并行傳輸技術(shù)存在抗干擾能力低,同步能力差,傳輸速率低和信號質(zhì)量差等問題。GTX目前的線速度范圍為1Gbps~12Gbps,有效負載范
- 關(guān)鍵字: GTX FPGA DSP
Altera展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)
- Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測試芯片采用了關(guān)鍵知識產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)?! ltera公司研發(fā)資深副總裁Brad?Howe評論說:“今天的新聞為A
- 關(guān)鍵字: Altera FPGA Intel
基于FPGA的RS232行列式矩陣鍵盤接口設(shè)計
- 一、引言 本方案是用VHDL語言來實現(xiàn)的基于RS232按位串行通信總線的行列式矩陣鍵盤接口電路,具有復位和串行數(shù)據(jù)的接收與發(fā)送功能,根據(jù)發(fā)光二極管led0-led2的顯示狀態(tài)可判斷芯片的工作情況;實現(xiàn)所有電路功能的程序均是在美國ALTERA公司生產(chǎn)的具有現(xiàn)場可編程功能的芯片EPM7128SLC84-15上調(diào)試通過的。能通過動態(tài)掃描來判有鍵按下、將鍵值轉(zhuǎn)換成對應的ASCII碼值,在時鐘脈沖的作用實現(xiàn)串行數(shù)據(jù)的接收與發(fā)送。 二、設(shè)計方案 1.芯片引腳定義 ? ? reset
- 關(guān)鍵字: FPGA RS232
Altera樹立業(yè)界里程碑:展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)
- Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)。基于14?nm的FPGA測試芯片采用了關(guān)鍵知識產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)。 Altera公司研發(fā)資深副總裁Brad?Howe評論說:“今天的新聞為A
- 關(guān)鍵字: FPGA Altera Intel SoC
低DCR檢測電流模式控制器比電壓模式控制器有更多優(yōu)勢
- 新一代微處理器和DSP需要以更低的工作電壓提供更大的電流,因此電流檢測元件的電阻需要盡可能小,以最大限度地降低電源傳導損耗。然而,低電阻電流檢測元件產(chǎn)生的斜坡電壓較低,這在使用電流模式控制器時,不利于穩(wěn)定運行。低斜坡電壓導致采用電流模式控制方法的開關(guān)電源有顯著抖動,在很多應用中,開關(guān)電源可能變得不穩(wěn)定。因此,通常由電壓模式控制器取而代之,盡管電壓模式控制器也有不足之處,并可能出現(xiàn)可靠性問題。本文提出了一種新的電流模式雙輸出 DC/DC 降壓型控制器,解決了此問題。
- 關(guān)鍵字: DCR DSP LTC3774 電源管理 電感器 201405
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473