色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          28nm 7系列FPGA助力賽靈思挺進(jìn)百億市場

          •   2010年6月22日,賽靈思向全球宣布了又一里程碑的發(fā)展步驟,創(chuàng)建了一套新的產(chǎn)品品牌。賽靈思公司在其Virtex FPGA系列的基礎(chǔ)上,推出了通用Kintex-7 系列FPGA和低功耗/低成本Artix-7 系列FPGA。這兩個(gè)新系列產(chǎn)品與Virtex-7組成了賽靈思全新的7系列FPGA產(chǎn)品。7 系列FPGA 產(chǎn)品采用賽靈思的28nm 平臺(tái),將功耗銳減50%,容量高達(dá)200 萬個(gè)邏輯單元。   賽靈思公司質(zhì)量管理和新產(chǎn)品導(dǎo)入全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人先生和亞太區(qū)市場及應(yīng)用總監(jiān)張宇清
          • 關(guān)鍵字: 賽靈思  FPGA  

          CEVA和Idea! 電子系統(tǒng)合作

          • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布推出用于多標(biāo)準(zhǔn)DTV解調(diào)、基于CEVA-XC DSP內(nèi)核的新型軟件產(chǎn)品。CEVA已經(jīng)與Idea!電子系統(tǒng)合作開發(fā)了一種基于多標(biāo)準(zhǔn)參考架構(gòu)的完整的ISDB-T解決方案,包括ISDB-T軟件庫功能、ISDB-T PHY軟件IP,一個(gè)通用前端引擎和FEC加速器。CEVA和Idea! 將在2012年1月10至13日在拉斯維加斯舉辦的CES 2012展會(huì)上演示這款解決方案,以實(shí)時(shí)解調(diào)ISDB-T信號。
          • 關(guān)鍵字: CEVA  DSP  ISDB-T  

          FPGA在導(dǎo)彈上信息處理機(jī)中的應(yīng)用

          • FPGA在導(dǎo)彈上信息處理機(jī)中的應(yīng)用,引言  信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)
          • 關(guān)鍵字: 應(yīng)用  理機(jī)  信息處  導(dǎo)彈  FPGA  

          基于MSGQ模塊的DSP的應(yīng)用簡化方案

          • 基于MSGQ模塊的DSP的應(yīng)用簡化方案,電信基礎(chǔ)設(shè)備、視頻基礎(chǔ)設(shè)備以及影像應(yīng)用等對于帶寬的要求迅速提升,這些系統(tǒng)需要支持具有更高分辨率、更快幀速率以及更出色音質(zhì)的音視頻流。同時(shí),上述系統(tǒng)還要提高信道密度,降低每信道的功耗。此外,該市場不僅要求
          • 關(guān)鍵字: 簡化  方案  應(yīng)用  DSP  MSGQ  模塊  基于  

          基于FPGA的光電抗干擾電路設(shè)計(jì)方案

          • 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時(shí)也會(huì)使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
          • 關(guān)鍵字: FPGA  光電抗干擾  電路設(shè)計(jì)  方案    

          基于高速定點(diǎn)FFT算法的FPGA設(shè)計(jì)方案

          • 基于高速定點(diǎn)FFT算法的FPGA設(shè)計(jì)方案,引 言
            快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號處理領(lǐng)域,如雷達(dá)信號處理,F(xiàn)FT的處理速度往往是整個(gè)系
          • 關(guān)鍵字: FPGA  設(shè)計(jì)  方案  算法  FFT  高速  定點(diǎn)  基于  

          基于FPGA腦機(jī)接口實(shí)時(shí)系統(tǒng)

          • 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)[1]。要實(shí)現(xiàn)腦機(jī)接口,必須有一種能反映人
          • 關(guān)鍵字: FPGA  腦機(jī)接口  實(shí)時(shí)系統(tǒng)    

          評Xilinx的28nm從三重氧化物到HIGH-K

          • 本文用老百姓看得懂的語言介紹前兩天XILINX 28nm FPGA所采用TSMC的HIGH-K金屬柵工藝(HKMG)新聞的重大意義。
          • 關(guān)鍵字: 賽靈思  FPGA  HKMG  

          賽靈思進(jìn)駐北京新址并宣布成立中國研發(fā)中心

          •   賽靈思公司日前在進(jìn)駐北京新址的慶典上,強(qiáng)調(diào)其對高增長的中國市場的承諾。該公司不斷擴(kuò)大其在亞太地區(qū)的影響力,包括開設(shè)研發(fā)中心,并將本地銷售、市場營銷和應(yīng)用工程設(shè)計(jì)等業(yè)務(wù)整合到統(tǒng)一的辦公地點(diǎn)。新址面積達(dá) 2,000 平米,將為北京本地、整個(gè)亞太區(qū)乃至跨國客戶提供強(qiáng)有力的支持。   北京新組建的研發(fā)團(tuán)隊(duì)將作為賽靈思可編程平臺(tái)開發(fā)團(tuán)隊(duì)的一部分,主要負(fù)責(zé)賽靈思軟件相關(guān)的設(shè)計(jì)??删幊唐脚_(tái)開發(fā)團(tuán)隊(duì)是一個(gè)全球性的組織,負(fù)責(zé)賽靈思旗艦可編程平臺(tái)的開發(fā)與交付。   賽靈思高層和嘉賓均為大家?guī)砹司实闹黝}演講,包括清
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于SD卡的FPGA配置

          • 1.引言由于FPGA良好的可編程性和優(yōu)越的性能表現(xiàn),當(dāng)前采用FPGA芯片的嵌入式系統(tǒng)數(shù)量呈現(xiàn)迅速增加的趨...
          • 關(guān)鍵字: SD卡  FPGA  

          基于FPGA的高動(dòng)態(tài)范圍圖像信號處理

          • 為什么使用FPGA?有幾個(gè)原因推動(dòng)了FPGA的日益普及。這些原因中的兩個(gè)反映了安防攝像機(jī)的最新趨勢,大大增加...
          • 關(guān)鍵字: FPGA  傳感器  HDR  

          輻射對FPGA應(yīng)用的影響及解決方案

          • 以前很多人認(rèn)為,半導(dǎo)體器件只會(huì)在太空應(yīng)用中受到輻射的影響,但是隨著半導(dǎo)體工藝的進(jìn)步,很多地面的應(yīng)用也會(huì)受到輻射的影響。今天,我們會(huì)介紹不同的輻射效應(yīng)和對FPGA的影響,比較不同的FPGA的耐輻射性。輻射的影響
          • 關(guān)鍵字: FPGA  輻射  方案    

          CPLD與FPGA的用途及區(qū)別

          • FPGA/CPLD能做什么呢?可以毫不夸張的講,F(xiàn)PGA/CPLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡單的74電路,都可以用FPGA/CPLD來實(shí)現(xiàn)。FPGA/CPLD如同一張白紙或是一堆積木,工程師可以通過傳統(tǒng)的原理圖輸入法,
          • 關(guān)鍵字: CPLD  FPGA    

          學(xué)習(xí)FPGA應(yīng)注意的問題

          • FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想。在語言方面,建議初學(xué)者學(xué)習(xí)Verilog語言,VHDL語言語法規(guī)范嚴(yán)格,調(diào)試起來很慢,Verilog語言容易上手,而且,一般大型企業(yè)都是用Verilog語言。
          • 關(guān)鍵字: 賽靈思  FPGA  HDL  

          FPGA入門知識(shí)

          • 目前以硬件描述語言(Verilog 或 VHDL)所完成的電路設(shè)計(jì),可以經(jīng)過簡單的綜合與布局,快速的燒錄至 FPGA 上進(jìn)行測試,是現(xiàn)代 IC 設(shè)計(jì)驗(yàn)證的技術(shù)主流。這些可編輯元件可以被用來實(shí)現(xiàn)一些基本的邏輯門電路(比如AND、OR、XOR、NOT)或者更復(fù)雜一些的組合功能比如解碼器或數(shù)學(xué)方程式。在大多數(shù)的FPGA里面,這些可編輯的元件里也包含記憶元件例如觸發(fā)器(Flip-flop)或者其他更加完整的記憶塊。
          • 關(guān)鍵字: 賽靈思  FPGA  Verilog  
          共9875條 342/659 |‹ « 340 341 342 343 344 345 346 347 348 349 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473