fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
務(wù)實(shí)進(jìn)取 以推動(dòng)國內(nèi)DSP發(fā)展為己任
- 嵌入式作為半導(dǎo)體重要的應(yīng)用領(lǐng)域,在生活中的作用也越來越重要,正在滲透到我們生活的方方面面。隨著多媒體技術(shù)的日益發(fā)展,作為多媒體信號(hào)處理的DSP技術(shù)已經(jīng)成為嵌入式技術(shù)中最重要的應(yīng)用之一,擁有極為廣闊的市場前景。 合眾達(dá)公司總經(jīng)理俞高峰作為中國DSP行業(yè)的先行者,一直帶領(lǐng)著自己的團(tuán)隊(duì)致力于DSP技術(shù)在國內(nèi)的普及和應(yīng)用。俞總認(rèn)為,現(xiàn)在我國在DSP技術(shù)上還屬于學(xué)習(xí)階段,雖然目前不能完全掌握DSP的技術(shù),但我們可以掌握DSP的應(yīng)用技術(shù)。DSP技術(shù)作為多媒體時(shí)代必不可少的技術(shù),這個(gè)環(huán)節(jié)的落后就意味著在整個(gè)多
- 關(guān)鍵字: DSP 嵌入式 半導(dǎo)體 合眾達(dá) 200809
Altera提供10-GbE參考設(shè)計(jì),器件全面支持XAUI協(xié)議
- 為滿足寬帶網(wǎng)絡(luò)和電信應(yīng)用需求,Altera公司今天宣布,開始面向使用XAUI通信協(xié)議的設(shè)計(jì)人員提供萬兆以太網(wǎng)(10GbE)參考設(shè)計(jì)。網(wǎng)絡(luò)路由器、企業(yè)和城域以太網(wǎng)交換機(jī)以及存儲(chǔ)交換機(jī)中的線路卡和系統(tǒng)控制器都可以采用Altera Arria®和Stratix®系列FPGA來可靠地連接10GbE背板或者網(wǎng)絡(luò)。Altera的10GbE解決方案符合IEEE 802.3ae標(biāo)準(zhǔn),成功地通過了新罕布什爾州大學(xué)(University of New Hampshire)通用性實(shí)驗(yàn)室(UNH-IOL) 1
- 關(guān)鍵字: Altera 寬帶 以太網(wǎng) XAUI FPGA
電源故障預(yù)測
- 關(guān)鍵字: dsp 監(jiān)控電源 即插即用
新日本無線推出用于音質(zhì)調(diào)節(jié)的DSP NJU26123
- 新日本無線已開發(fā)完成數(shù)字處理器DSP(Digital Signal Processor)NJU26123,并開始樣品供貨。該產(chǎn)品可分別對(duì)TV、迷你音響、收錄機(jī)、揚(yáng)聲系統(tǒng)等各種音響的音質(zhì)進(jìn)行細(xì)微調(diào)整。 近年來,越來越多富有臨場感音樂播放功能的TV及音響不斷地普及,然而,在音樂變得更加悅耳的同時(shí),BGM(背景音樂)以及容易被周圍環(huán)境掩蓋的對(duì)話、臺(tái)詞等聲音變得模糊難辨,因此提高聲音的清晰度就成為重要的市場需要。NJU26123就是能滿足這種需求而開發(fā)地TV、音響設(shè)備用DSP. NJU26123通
- 關(guān)鍵字: DSP 數(shù)字處理器 日本無線 音響
并行頻域OCT圖像預(yù)處理系統(tǒng)的DSP硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:鑒于目前常用的基于計(jì)算機(jī)的并行頻域OCT圖像預(yù)處理系統(tǒng)速度慢、體積龐大等缺陷,設(shè)計(jì)了基于ADSP-BF561的圖像處理硬件平臺(tái)。該平臺(tái)包括了ADSP-BF561最小系統(tǒng)、視頻采集解碼電路、視頻編碼顯示電路等部分。實(shí)驗(yàn)表明:該平臺(tái)提高了圖像處理速度,并且實(shí)現(xiàn)了系統(tǒng)的小型化。 關(guān)鍵詞:并行頻域OCT;ADSP-BF561;硬件平臺(tái) *國家自然科學(xué)基金項(xiàng)目(項(xiàng)目編號(hào)60674111) 2008年7月3日收到本文修改稿。李剛:教授,從事信號(hào)檢測與處理、智能儀器儀表的研究。 引言 光
- 關(guān)鍵字: DSP 并行頻域 OCT 硬件平臺(tái) 200809
IP資產(chǎn)
- 摘要: 本文介紹了IP廠商的發(fā)展策略。 關(guān)鍵詞: IP;ARM;SoC;FPGA 如果讀一讀當(dāng)前的報(bào)紙,你就會(huì)發(fā)現(xiàn),房地產(chǎn)的價(jià)格并不總是在上揚(yáng),這與有些人告訴你的正好相反。它們是波動(dòng)的。它們也有可能下跌。影響它的參數(shù)實(shí)在太多,無法一一列舉,其中就包括了面積方面的考慮。 芯片上的“房地產(chǎn)”基本上都在貶值。設(shè)想一下,計(jì)算機(jī)建筑師們和芯片廠商們試圖按照其腦力勞動(dòng)的成果所占據(jù)的芯片面積來計(jì)算其價(jià)值。不妨考慮先進(jìn)的半導(dǎo)體工藝和高效率的制造技術(shù)的另一個(gè)不那么美
- 關(guān)鍵字: IP ARM SoC FPGA 200809
汽車電子組件:一個(gè)正在發(fā)展的市場(上)
- 汽車中出現(xiàn)的電子設(shè)備和系統(tǒng)越來越多,而它們也是汽車功能創(chuàng)新的驅(qū)動(dòng)力。 汽車廠商正在越來越多地使用電子系統(tǒng)和半導(dǎo)體集成電路用于汽車的各種應(yīng)用,包括駕駛員信息和通信、車內(nèi)娛樂電子設(shè)備、傳動(dòng)系和身體控制電子設(shè)備以及汽車安全和舒適設(shè)備。 全球每年7億輛汽車的銷售量為汽車電子產(chǎn)品提供了巨大的市場機(jī)會(huì)。僅在西歐的汽車銷售量就達(dá)到了大約2.50億輛。據(jù)市場研究公司Research & Markets(研究與市場)預(yù)測,到2010年,汽車中使用的電氣和電子產(chǎn)品元件占汽車總成本的比例將從目前的25%
- 關(guān)鍵字: 汽車電子 導(dǎo)航 通信系統(tǒng) 處理器 微控制器 DSP 200809
NS推出全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)
- 美國國家半導(dǎo)體公司 (National Semiconductor Corporation)宣布推出一款可支持Xilinx ML571 串行數(shù)字視頻系統(tǒng)開發(fā)電路板的全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)。Xilinx 公司的ML571電路板只要加裝美國國家半導(dǎo)體該款時(shí)鐘電路模塊,便可確保內(nèi)置串行/解串器的Virtex -5 LXT FPGA芯片在時(shí)鐘抖動(dòng)方面有更卓越的表現(xiàn),從而使許多采用FPGA 的視頻系統(tǒng)解決方案易符合電影與電視工程師協(xié)會(huì)(SMPTE)的SMPTE 424M的抖動(dòng)標(biāo)準(zhǔn)。該參考設(shè)計(jì)模塊可以簡
- 關(guān)鍵字: NS 視頻 時(shí)鐘電路 FPGA
同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn)
- 摘要: 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測 基群速率數(shù)字信號(hào)的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶模塊、小靈通基站控制器和集團(tuán)電話中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來,隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
- 關(guān)鍵字: FPGA 同步數(shù)字復(fù)接/分接 位同步 幀同步 檢測
FPGA的多路可控脈沖延遲系統(tǒng)
- 摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號(hào)進(jìn)行精確延遲來產(chǎn)生測試或控制用的連續(xù)脈沖信號(hào)場合,具有很強(qiáng)的適用性。 關(guān)鍵詞 數(shù)字方法 模擬方法 分辨率 脈沖延遲 ProASIC3 在科學(xué)研究、通信和一些自動(dòng)控制中,經(jīng)常需要精確定時(shí)的
- 關(guān)鍵字: FPGA 數(shù)字方法 模擬方法 分辨率 脈沖延遲 ProASIC3
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473