色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          基于數(shù)字移相的高精度脈寬測量系統(tǒng)及其FPGA實現(xiàn)

          •   在測量與儀器儀表領(lǐng)域,經(jīng)常需要對數(shù)字信號的脈沖寬度進(jìn)行測量.這種測量通常采用脈沖計數(shù)法,即在待測信號的高電平或低電平用一高頻時鐘脈沖進(jìn)行計數(shù),然后根據(jù)脈沖的個數(shù)計算待測信號寬度,如圖1所示.待測信號相對于
          • 關(guān)鍵字: FPGA  數(shù)字移相  高精度  測量系統(tǒng)    

          基于FPGA的視頻監(jiān)控/安全系統(tǒng)實現(xiàn)解決方案

          • 視頻監(jiān)控和安全行業(yè)正在經(jīng)歷著一場巨大的變革,正在從傳統(tǒng)的模擬閉路電視攝像機向基于邏輯的數(shù)字?jǐn)z像機的方向...
          • 關(guān)鍵字: 視頻監(jiān)控  安全系統(tǒng)  FPGA  

          基于CYGNAL單片機和FPGA的舞臺吊桿控制器的設(shè)計

          •  在舞臺機械設(shè)備中,吊桿起著重要的傷腦筋。在大型的影劇院,一場演出往往需要調(diào)動大量的舞臺背景,有時要控制多達(dá)64路的吊桿同時動作。操作人員要在現(xiàn)場不斷變換舞臺背景,控制室人員要不斷地和現(xiàn)場人員進(jìn)行協(xié)調(diào),
          • 關(guān)鍵字: CYGNAL  FPGA  單片機  控制器    

          基于FPGA的高階QAM調(diào)制器的實現(xiàn)

          •   1 引 言   多電平正交幅度調(diào)制MQAM(Multilevel QuadratureAmplitude Modulation)是一種振幅和相位相結(jié)合的高階調(diào)制方式,具有較高的頻帶利用率和較好的功率利用率。因為單獨使甩振幅和相位攜帶信息時,不能最充
          • 關(guān)鍵字: FPGA  QAM  調(diào)制器    

          一種基于FPGA/DSP的靈巧干擾平臺設(shè)計與實現(xiàn)

          • 引 言
            目前,通信干擾的手段以信號大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費比低,且容易暴露自身目標(biāo)等缺點,而且隨著新的功率控制和信號處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了瓶頸。
          • 關(guān)鍵字: FPGA  DSP  干擾  平臺設(shè)計    

          FPGA在激光測距機電路檢測系統(tǒng)中的應(yīng)用

          • 引言
            針對部隊各類激光測距機的維修保障,我所研制出了一套便攜式激光測距機電路檢測儀,能實現(xiàn)對 85手持式、 88式、88對海式等五類激光測距機電路系統(tǒng)的快速檢測和維修指導(dǎo),極大地提高了維修效率。由于要完成對光
          • 關(guān)鍵字: FPGA  激光測距機  電路檢測  系統(tǒng)    

          LAN芯片市場前景分析

          •   2003年開始,全球經(jīng)濟逐漸由谷底緩慢回升,不僅歐美日三大經(jīng)濟體的經(jīng)濟成長率開始出現(xiàn)溫和的增長,代表企業(yè)及一般消費民眾對市場信心看法的PMI指數(shù)和消費者信心指數(shù)(CCI)表現(xiàn)自2004年開始亦逐步改善。不過,現(xiàn)階段全球市場改善的原因卻來自于企業(yè)生產(chǎn)成本的降低而非生產(chǎn)力的提升,在企業(yè)未來仍將以增加營運效能、提升生產(chǎn)力和降低營運成本的投資前提下,企業(yè)對于數(shù)據(jù)網(wǎng)絡(luò)設(shè)備的投資意向在現(xiàn)在亦有明顯的改善。這里我們針對GigabitEthernet產(chǎn)品升級浪潮、設(shè)備業(yè)商采用ASSP比重等角度,來進(jìn)行全球有線局域網(wǎng)絡(luò)
          • 關(guān)鍵字: Nortel  LAN  ASIC  

          基于嵌入式微處理器和FPGA的高精度測頻設(shè)計

          • 基于嵌入式微處理器和FPGA的高精度測頻設(shè)計, 引 言 本課題來源于一個無紙記錄儀的項目。在該項目中要求無紙記錄儀中有一路通道將工業(yè)現(xiàn)場采集到的頻率信號測量并顯示出來。 傳統(tǒng)的測頻系統(tǒng)大多采用單片機加邏輯器件構(gòu)成,而這類測頻系統(tǒng)存在測頻
          • 關(guān)鍵字: 高精度  設(shè)計  FPGA  微處理器  嵌入式  基于  

          基于FPGA的高速運動目標(biāo)單光幕測速系統(tǒng)設(shè)計

          • 引 言
            高速運動物體的物理狀態(tài)檢測分析一直以來都是一項重要的研究內(nèi)容,特別是對于高速運動物體瞬時運動速度的檢測。這是瞬態(tài)過程及效應(yīng)物理研究中的一個有待發(fā)展的領(lǐng)域,可能會導(dǎo)致極端條件下的新物理效應(yīng),
          • 關(guān)鍵字: FPGA  運動目標(biāo)  測速  系統(tǒng)設(shè)計    

          基于FPGA的RFID板級標(biāo)簽設(shè)計與實現(xiàn)

          • 引 言
            射頻識別(Radio Frequency Identification,RFID)技術(shù)是一種新興的非接觸式自動識別技術(shù),在工業(yè)自動化、商業(yè)自動化、交通運輸控制管理、防偽及軍事等眾多領(lǐng)域都有廣泛的應(yīng)用前景。它利用無線射頻方式進(jìn)行
          • 關(guān)鍵字: FPGA  RFID  板級  標(biāo)簽    

          一種數(shù)字射頻存儲器的設(shè)計

          • 引 言
            現(xiàn)代電子戰(zhàn)孕育了DRFM的誕生,數(shù)字射頻存儲器是一種對射頻信號采樣、存儲、運算然后轉(zhuǎn)發(fā)的電子部件。DRFM對樣本信息保存下來后,根據(jù)需要加入調(diào)制信息;再通過高速DAC轉(zhuǎn)發(fā)出去,實現(xiàn)對目標(biāo)的有效干擾。隨
          • 關(guān)鍵字: 設(shè)計  存儲器  射頻  數(shù)字  DRFM  FPGA  

          基于DDS技術(shù)的動態(tài)偏振控制器驅(qū)動電路研究

          • 引 言
            偏振控制器是一種重要的光器件,在光纖通信和傳感領(lǐng)域都有著廣泛的應(yīng)用。在光纖通信系統(tǒng)中,準(zhǔn)確地控制光纖中的偏振態(tài),關(guān)系著系統(tǒng)的穩(wěn)定性和數(shù)據(jù)傳輸?shù)恼`碼率。然而在消偏型光纖陀螺中,準(zhǔn)確測量光的偏振
          • 關(guān)鍵字: 驅(qū)動  電路  研究  控制器  動態(tài)  DDS  技術(shù)  基于  FPGA  

          在FPGA中實現(xiàn)源同步LVDS接收正確字對齊

          • 在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復(fù)出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對齊(Word Aligner)。一些標(biāo)準(zhǔn)的協(xié)議會定義特殊的碼
          • 關(guān)鍵字: FPGA  LVDS    

          FPGA動態(tài)局部可重構(gòu)中基于TBUF總線宏設(shè)計

          • 引 言
            FPGA動態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進(jìn)行重新配置,配置過程中其余部分的工作不受影響。動態(tài)局部可重構(gòu)縮短了重構(gòu)的時間,減少了系統(tǒng)重構(gòu)的開銷,提高了系統(tǒng)的運行效率。局部動態(tài)
          • 關(guān)鍵字: FPGA  TBUF  動態(tài)  可重構(gòu)    

          通過在FPGA設(shè)計流程引入功率分析改善PCB的可靠性

          • 過去,F(xiàn)PGA設(shè)計人員考慮的是時序和面積使用率。但是,隨著FPGA正越來越多地取代ASSP和ASIC,設(shè)計人員期望開發(fā)功率較低的設(shè)計并提供更加精確的功率估計。最新FPGA分析軟件能提供一種精確和靈活的手段來模擬各種工作環(huán)
          • 關(guān)鍵字: FPGA  PCB  設(shè)計流程  分析    
          共6772條 363/452 |‹ « 361 362 363 364 365 366 367 368 369 370 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473