fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
SoC原型驗證技術的研究
- SoC原型驗證技術的研究 北京清華大學微電子所(100084) 馬鳳翔 孫義和 摘 要:快速系統(tǒng)原型技術已成為SoC(片上系統(tǒng))驗證的主要手段之一,但大多數(shù)的原型描述仍使用Verilog/VHDL語言,描述效率低。以軟件編譯式系統(tǒng)設計(SCSD)為基礎,提出了SoC的原型驗證流程,用Handel-C語言描述SoC原型,并直接實現(xiàn)在原型驗證硬件上;用SCSD的軟件工具、RC1000和RC200硬件平臺搭建了一個SoC原型驗證系統(tǒng)的樣機,并在樣機上完成了Lena圖像處理SoC的原型驗證;在反復
- 關鍵字: Handel-C SoC 軟件編譯式系統(tǒng)設計 驗證 原型 SoC ASIC
基于DSP和FPGA的ARINC429機載總線接口板的硬件設計
- 基于DSP和FPGA的ARINC429機載總線接口板的硬件設計 西安交通大學電子與信息工程學院(710049) 種稚萌 王 亮 韓崇昭 李 峰 摘 要:介紹了民用飛機機載數(shù)據(jù)總線ARINC429的硬件接口板,該接口板采用DSP和FPGA實現(xiàn)四路ARINC429信號收發(fā)通道,使整個系統(tǒng)的處理速度大大提高。 關鍵詞:ARINC429總線 DSP FPGA 機載數(shù)據(jù)總線 ARINC429在當代的運輸機和相當數(shù)量的民航客機 (如A310、A300、A600、B757、B767)中有著廣
- 關鍵字: ARINC429總線 DSP FPGA
汽車嵌入式SoC系統(tǒng)的應用與發(fā)展
- 摘 要:介紹了作為泛計算領域重要組成部分的汽車嵌入式系統(tǒng)由低端到高端的發(fā)展歷程和各個階段的主要特點,詳細論述了嵌入式SoC系統(tǒng)應用于汽車電子方面的新理論、新方法和關鍵技術,并對汽車嵌入式SoC系統(tǒng)的發(fā)展趨勢進行了展望。 關鍵詞:泛計算 嵌入式系統(tǒng) 汽車電子 SoC 嵌入式系統(tǒng)是泛計算領域的重要組成部分,是嵌入到對象宿主體系中完成某種特定功能的專用計算機系統(tǒng)[1]。嵌入式系統(tǒng)有體積小、低功耗、集成度高、子系統(tǒng)間能通信融合的優(yōu)點。隨著汽車技術的發(fā)展以及微處
- 關鍵字: SoC 泛計算 汽車電子 嵌入式系統(tǒng) SoC ASIC 汽車電子
基于FPGA實現(xiàn)FIR濾波器的研究
- 基于FPGA實現(xiàn)FIR濾波器的研究 武漢大學電氣工程學院(430072) 郭曉宇 潘 登 楊同中 摘 要:針對在FPGA中實現(xiàn)FIR濾波器的關鍵——乘法運算的高效實現(xiàn)進行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設計了FIR濾波器。通過FPGA仿真驗證,證明了這一方法是可行和高效的,其實現(xiàn)的濾波器的性能優(yōu)于用DSP和傳統(tǒng)方法實現(xiàn)的FIR濾波器。最后介紹了整數(shù)的CSD表示和還處于研究階段的根據(jù)FPGA實現(xiàn)的要求改進的最優(yōu)表示。 關鍵詞:FPGA DA FIR濾波器 CSD
- 關鍵字: CSD DA FIR濾波器 FPGA
內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應用
- 內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動和處理方面的應用 北京航空航天大學自動化科學與電氣工程學院(100083) 尹 娜 江 潔 張廣軍 摘 要:介紹了內(nèi)嵌 ARM核的FPGA芯片EPXA10的主要功能特點、內(nèi)部結(jié)構(gòu)及工作方式,通過其在圖像驅(qū)動和處理方面的應用,體現(xiàn)了EPXA10邏輯控制實現(xiàn)簡單、對大量數(shù)據(jù)做簡單處理速度快以及軟件編程靈活的特點。 關鍵詞:ARM FPGA EPXA10 圖像驅(qū)動 圖像處理 隨著亞微米技術的發(fā)展,F(xiàn)PGA芯片密度不斷增加,并以強大的
- 關鍵字: ARM EPXA10 FPGA 圖像處理 圖像驅(qū)動
高速數(shù)字串行加法器及其應用
- 高速數(shù)字串行加法器及其應用 深圳南山區(qū)科技園中興通訊IC開發(fā)一部(518057) 鐘信潮上海盛立亞光網(wǎng)絡系統(tǒng)有限公司 薛小剛深圳南山區(qū)科技園中興通訊3G開發(fā)(518057) 王 誠 摘 要:與傳統(tǒng)加法器相比,數(shù)字串行加法器具有工作頻率高、占用資源少、設計靈活等優(yōu)點。介紹了數(shù)字串行加法器的原理,說明了該加法器在FPGA上的實現(xiàn)要點及其在匹配濾波器設計中的應用。 關鍵詞:加法器 位并行 數(shù)字串行 FPGA 匹配濾波器 與傳統(tǒng)DSP相比,定制DSP具有速度更高、設計靈活、易于更改
- 關鍵字: FPGA 加法器 匹配濾波器 數(shù)字串行 位并行
利用Virtex-5 FPGA實現(xiàn)更高的性能
- 在FPGA系統(tǒng)設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯嶋H客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一
- 關鍵字: FPGA Virtex-5 單片機 嵌入式系統(tǒng)
利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP
- 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個可編程邏輯設備中開發(fā)極其復雜且高度定制化的嵌入式系統(tǒng)已成為可能。 隨著芯片性能的不斷增加,如何使設計方法始終高效、多產(chǎn),成為人們面臨的主要挑戰(zhàn)。嵌入式系統(tǒng)開發(fā)的關鍵活動之一是開發(fā)板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應用程序成功地初始化,并與連接到處理器的硬件資源進行通信。典型的 BSP 組件包括引導代碼、設備驅(qū)動程序代碼和
- 關鍵字: FPGA PowerPC 處理器的Virtex 單片機 嵌入式系統(tǒng)
基于SoC的AC97技術硬件設計(圖)
- 摘 要:介紹一種在soc內(nèi)核仿真環(huán)境中設計ac97音頻控制器的方法,著重闡述了所設計的音頻控制器以及soc內(nèi)核仿真環(huán)境的結(jié)構(gòu)和原理。本音頻控制器邏輯功能正確,可以與內(nèi)核協(xié)調(diào)工作。關鍵詞:ac97音頻控制器;soc內(nèi)核仿真;現(xiàn)場可編程門陣列 引言---符合audio codec97協(xié)議(簡稱ac97,是由intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應用于個人電腦聲卡,并且為個人信息終端設備的soc(如intel的pxa250)提供音頻解決方案。本文設計的音頻控制器可為dsp內(nèi)核提供數(shù)字音頻
- 關鍵字: SoC ASIC
SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程
- Synplicity宣布其Certify® ASIC RTL 原型設計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個 FPGA 進行 ASIC 原型設計的產(chǎn)品。Certify 工具將多芯片分組技術與業(yè)界一流的 FPGA 綜合技術
- 關鍵字: ASIC原型驗證 CERTIFY軟件 FPGA SYNPLICITY VIRTEX-5 XILINX 單片機 嵌入式系統(tǒng)
基于嵌入式技術的SoC是微電子科學發(fā)展的重要方向
- 21世紀,微電子科學與技術將是集成系統(tǒng)芯片(SoC)的時代,集成電路(IC)將發(fā)展為集成系統(tǒng)芯片。IC芯片是通過印刷電路板(PCB)等技術實現(xiàn)整機系統(tǒng)的。盡管IC的速度很高、功耗很小,但由于PCB板中IC芯片之間的連線延時、噪聲、PCB板可靠性以及重量等因素的限制,整機系統(tǒng)性能受到很大的限制。隨著系統(tǒng)向高速度、低功耗、低電壓和多媒體、網(wǎng)絡化、移動化的發(fā)展,系統(tǒng)對電路的要求越來越高,傳統(tǒng)集成電路已無法滿足性能日益提高的整機系統(tǒng)的要求。隨著IC設計與制造技術水平的提高,集成電路規(guī)模越來越大,目前已可以在一個芯
- 關鍵字: 0701_A 單片機 嵌入式系統(tǒng) 雜志_關注焦點 SoC ASIC
利用Virtex-5 FPGA實現(xiàn)更高性能的方法
- 在FPGA系統(tǒng)設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric?技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一代Virtex-4 FPGA要高
- 關鍵字: FPGA Virtex-5 單片機 邏輯構(gòu)造 嵌入式系統(tǒng)
可重構(gòu)計算技術將漸入民用領域
- 可重構(gòu)計算(Reconfigurable Computing) 技術是指在軟件的控制下,利用系統(tǒng)中的可重用資源(如FPGA等可重構(gòu)邏輯器件),根據(jù)應用的需要重新構(gòu)造一個新的計算平臺,達到接近專用硬件設計的高性能。它避免了微處理器計算模式因為取指、譯碼等步驟導致的性能損失,同時也消除了專用集成電路(ASIC)計算模式因為前期設計制造的復雜過程帶來的高代價和不可重用等缺陷。 從某種意義上來說,可重構(gòu)計算技術并不是什么新技術,
- 關鍵字: FPGA 可重構(gòu)計算 嵌入式
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀中的應用
- 引言 車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消除干擾。 FIR濾波的原理及實現(xiàn) 本文采用FIR數(shù)字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統(tǒng)濾波參數(shù),x(n)為采集的信號,
- 關鍵字: FIR算法 FPGA 動態(tài)稱重儀 汽車電子 汽車電子
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473