EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga技術(shù)社區(qū)
實(shí)時(shí)嵌入式產(chǎn)品的測(cè)試系統(tǒng)設(shè)計(jì)
- 實(shí)時(shí)嵌入式產(chǎn)品的測(cè)試系統(tǒng)設(shè)計(jì),摘要:主要介紹針對(duì)高實(shí)時(shí)性的嵌入式產(chǎn)品而開(kāi)發(fā)的測(cè)試系統(tǒng)的設(shè)計(jì),簡(jiǎn)單介紹了被測(cè)試系統(tǒng)的特性,從整個(gè)測(cè)試系統(tǒng)的設(shè)計(jì)思想、設(shè)計(jì)原理,包括軟件和硬件等方面,給出詳細(xì)的介紹。另外,比較了不同方案設(shè)計(jì)的優(yōu)缺點(diǎn),為
- 關(guān)鍵字: 嵌入式 測(cè)試系統(tǒng) RTX FPGA 通信
基于FPGA的65nm芯片的設(shè)計(jì)方案
- 基于FPGA的65nm芯片的設(shè)計(jì)方案, 隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類(lèi)關(guān)鍵的開(kāi)發(fā)問(wèn)題:待機(jī)功耗和開(kāi)發(fā)成本。這兩個(gè)問(wèn)題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問(wèn)題。在設(shè)計(jì)方法上從專(zhuān)用集成電路(ASIC)和
- 關(guān)鍵字: 設(shè)計(jì) 方案 芯片 65nm FPGA 基于
基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真
- 基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真, 針對(duì)目前國(guó)內(nèi)SDH系統(tǒng)中還沒(méi)有一個(gè)專(zhuān)門(mén)的E1分接復(fù)用芯征,本文介紹一種用高級(jí)硬件描述語(yǔ)言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設(shè)計(jì)的
- 關(guān)鍵字: 設(shè)計(jì) FPGA 仿真 系統(tǒng) SDH VHDL 復(fù)用器 基于
用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能
- 用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能, 引言 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專(zhuān)用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己
- 關(guān)鍵字: 鏈路 控制 功能 數(shù)據(jù) 高級(jí) DSP 實(shí)現(xiàn) HDLC FPGA
基于FPGA的圖像調(diào)焦系統(tǒng)研究
- 摘要:采用基于圖像技術(shù)的自動(dòng)調(diào)焦方法,根據(jù)圖像分析出圖形的質(zhì)量,完成圖像預(yù)處理、清晰度判別,獲得當(dāng)前的成像狀況。通過(guò)控制電機(jī),完成調(diào)焦操作。其中核心技術(shù)是分析圖像質(zhì)量評(píng)價(jià)函數(shù)。針對(duì)調(diào)焦算法計(jì)算量大、計(jì)
- 關(guān)鍵字: FPGA 圖像調(diào)焦 系統(tǒng)研究
基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評(píng)估技術(shù)
- 基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評(píng)估技術(shù),LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x
- 關(guān)鍵字: 評(píng)估 技術(shù) 標(biāo)準(zhǔn) FPGA LatticeXP2 設(shè)計(jì) 基于
基于FPGA的彩色圖像增強(qiáng)系統(tǒng)
- 提高顯示器的視覺(jué)效果,提出增強(qiáng)比度擴(kuò)展和色飽和度兩種算法,來(lái)對(duì)彩色圖像進(jìn)行增強(qiáng)處理,為滿足視頻信號(hào)的實(shí)時(shí)性要求,應(yīng)用FPGA構(gòu)造高速圖像處理系統(tǒng)。實(shí)驗(yàn)結(jié)果表明,本方法能提高圖像的層次感,增強(qiáng)色彩飽和度,達(dá)到顯著提升視覺(jué)感受的效果。
- 關(guān)鍵字: FPGA 彩色 圖像增強(qiáng) 系統(tǒng)
基于雙DSP的雷場(chǎng)偵察圖像實(shí)時(shí)壓縮存儲(chǔ)方法
- 1引言以直升機(jī)(有人機(jī)或無(wú)人機(jī))為平臺(tái),利用可見(jiàn)光成像和紅外成像傳感器技術(shù),可以晝夜進(jìn)行遠(yuǎn)距離、...
- 關(guān)鍵字: FPGA DSP 實(shí)時(shí)壓縮
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473