Altera公司今天宣布,40-nm Stratix® IV FPGA系列最近榮獲電子編輯媒體的多個獎項。Stratix IV系列因其在密度、性能和功耗上的優(yōu)勢,以及在前沿工藝技術上的領先地位獲得《電子技術應用》、中國電子報以及《VME和關鍵系統(tǒng)雜志》(VME and Critical Systems)的編輯的認可。Stratix IV FPGA器件自2008年12月開始發(fā)售起,已有10家電子行業(yè)媒體授予它12項產(chǎn)品和技術獎。最新的獎項包括:
《電子技術應用》雜志授予Strati
關鍵字:
Altera Stratix FPGA
一、摘要 從簡單SRAM接口到高速同步接口,TimingDesigner軟件允許設計者在設計流程的初期就判斷出潛在的時序問題,盡最大可能在第一時間解決時序問題。在設計過程的早期檢測到時序問題,不僅節(jié)省時間,而且可以更
關鍵字:
FPGA 時序
1 引言 20世紀末,全球范圍內(nèi)興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機遇,信息技術的廣泛應用是解決汽車帶來的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問題的最佳途徑。同時,隨著
關鍵字:
FPGA DSP 汽車電子
本白皮書介紹FPGA中的壓穩(wěn)態(tài),為什么會出現(xiàn)這一現(xiàn)象,它是怎樣導致設計失敗的。介紹怎樣計算壓穩(wěn)態(tài)MTBF,重...
關鍵字:
FPGA 壓穩(wěn)態(tài) MTBF 寄存器
為了支持“三重播放”應用,人們對高速通信和超快速計算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標準、組件和聯(lián)網(wǎng)設備融合成一個整體
關鍵字:
FPGA 處理 實現(xiàn) RapidIO 串行 利用 RapidIO
MicroTCA正在成為嵌入信號處理應用,尤其是高性能的多處理器系統(tǒng)中日益普及的標準。這些標準采用了可滿足“運營商級”電信設備需求的先進中間卡(AdvancedMC),從而找到了進入電信應用的途徑,如無線基帶處理。
關鍵字:
FPGA RapidIO 無線 導入 MicroTCA
基于FPGA的高速定點FFT算法的設計方案,引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領域(如信號處理、圖像處理、生物信息學、計算物理、應用數(shù)學等)有著廣泛的應用。在高速數(shù)字信號處理領域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個系
關鍵字:
算法 設計 方案 FFT 定點 FPGA 高速 基于
基于FPGA的光電抗干擾電路設計方案,光電靶的基本原理是:當光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
關鍵字:
電路設計 方案 抗干擾 光電 FPGA 基于
1引言直接數(shù)字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生...
關鍵字:
FPGA DDS 信號源 設計
0引言現(xiàn)代信號處理技術通常都需要進行大量高速浮點運算。由于浮點數(shù)系統(tǒng)操作比較復雜,需要專用硬...
關鍵字:
高速流水線 浮點加法器 FPGA
FPGA硬件系統(tǒng)的調(diào)試方法,在調(diào)試FPGA電路時要遵循一定的原則和技巧,才能減少調(diào)試時間,避免誤操作損壞電路。一般情況下,可以參考以下步驟進行FPGA硬件系統(tǒng)的調(diào)試。 (1)首先在焊接硬件電路時,只焊接電源部分。使用萬用表進行測試,排除電
關鍵字:
方法 調(diào)試 系統(tǒng) 硬件 FPGA
0引言數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學實驗中各種物理量進行實時采集、測試和反饋控制的閉...
關鍵字:
FPGA 數(shù)據(jù)采集
引 言一個簡化的異步數(shù)據(jù)通信系統(tǒng)如圖1所示。接收機端從接收到的來自串行鏈路的比特流中提取時鐘信號Clk1,作為其工作時鐘源;而發(fā)送機端采用本地晶振和鎖相環(huán)產(chǎn)生的時鐘Clk2,作為其工作時鐘源。接收機在時鐘Clk1的
關鍵字:
設計 彈性 FPGA 系統(tǒng) FC-AL
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473