色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> mini-lvds

          如何用單個賽靈思FPGA數(shù)字化數(shù)百個信號

          • 如何用單個賽靈思FPGA數(shù)字化數(shù)百個信號-  在新型賽靈思 FPGA 上使用低電壓差分信號(LVDS),只需一個電阻和一個電容就能夠數(shù)字化輸入信號。由于目前這一代賽靈思器件上提供有數(shù)百個 LVDS 輸入,理論上使用單個 FPGA 就能夠數(shù)字化數(shù)百個模擬信號。
          • 關(guān)鍵字: 賽靈思  FPGA  LVDS  

          未來LCD驅(qū)動IC市場與技術(shù)前瞻

          • 數(shù)字電視的發(fā)展,使人們對各種高畫質(zhì)影音設(shè)備的購買需求激增。FPD TV、DVD播放器、NB、數(shù)字相機(jī)及數(shù)字?jǐn)z影機(jī)都已出現(xiàn)支持Full HD規(guī)格的產(chǎn)品。
          • 關(guān)鍵字: LCD  LVDS  IC  

          平板顯示接口知識大解析

          • 隨著LCD/PDP等平板顯示器的市場占有率不斷上漲,同時高清數(shù)字電視和投影儀等數(shù)字視頻設(shè)備的應(yīng)用越來越普遍。業(yè)界需要擴(kuò)充性更好、對產(chǎn)業(yè)標(biāo)準(zhǔn)更開放的的數(shù)字接口技術(shù),并可以把功能升級。
          • 關(guān)鍵字: LCD  PDP  HDMI  DisplayPort  DVI  VGA  LVDS  UDI  HDCP  HDTV  

          FPGA在LVDS高速互連中的應(yīng)用

          • 高速串行互連是標(biāo)志并行數(shù)據(jù)總線向串行總線轉(zhuǎn)變的技術(shù)里程碑,這種技術(shù)是減少設(shè)計師面臨的信號阻塞問題的方法。這種轉(zhuǎn)變是由業(yè)界對系統(tǒng)成本和系統(tǒng)擴(kuò)展能力的要求所推動的。隨著芯片技術(shù)的發(fā)展和芯片尺寸的縮小,用速率達(dá)數(shù)千兆位的高速串行互連來取代傳統(tǒng)的并行結(jié)構(gòu)變得簡單易行。
          • 關(guān)鍵字: 差分信號技術(shù)  LVDS  FPGA  

          基于FPGA的紅外成像導(dǎo)引頭信號調(diào)理卡設(shè)計

          • 紅外成像導(dǎo)引頭采用紅外焦平面陣列探測器,易受太陽光等雜散光的影響,評估雜散光對紅外探測器成像質(zhì)量的影響十分重要。由于導(dǎo)引頭輸出的信號一般采用LVDS或HOTLink格式傳輸,不能被雜散光測試設(shè)備直接接收,設(shè)計了一種圖像調(diào)理卡,采用FPGA為控制核心,將紅外探測器輸出的圖像信號進(jìn)行格式轉(zhuǎn)換和調(diào)理后傳輸至雜散光測試設(shè)備。
          • 關(guān)鍵字: 導(dǎo)引頭  LVDS  FPGA  

          合適數(shù)據(jù)轉(zhuǎn)換器選擇:JESD204B與LVDS技術(shù)對比

          • JESD204B接口是一個串行解串器鏈路規(guī)范,允許12.5Gbps的最大數(shù)據(jù)速率傳輸。使用高級工藝(例如65nm或更?。┑霓D(zhuǎn)換器支持該最大數(shù)據(jù)速率,還可提高電源效率。系統(tǒng)設(shè)計人員可充分利用該技術(shù)相對于低壓差分信號(LVDS)DDR的優(yōu)點
          • 關(guān)鍵字: 數(shù)據(jù)轉(zhuǎn)換器  JESD204B  LVDS  PHY模式  

          基于FPGA的通用網(wǎng)絡(luò)下載器硬件設(shè)計

          • 摘要 網(wǎng)絡(luò)下載器作為航天計算機(jī)地面檢測系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡(luò)下栽器的總體設(shè)計思路,給出了硬件模塊的設(shè)計原理圖。并在PCB設(shè)計中,對于LVDS接口、高速總線以及疊層的設(shè)計中給出
          • 關(guān)鍵字: LVDS  通用下載器  FPGA  

          FPGA與ADC數(shù)字?jǐn)?shù)據(jù)輸出的接口及LVDS應(yīng)用訣竅

          • 現(xiàn)場可編程門陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)輸出的接口是一項常見的工程設(shè)計挑戰(zhàn)。本文簡要介紹各種接口協(xié)議和標(biāo)準(zhǔn),并提供有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。接口方式和標(biāo)準(zhǔn)現(xiàn)場可編程門陣列
          • 關(guān)鍵字: FPGA    ADC    LVDS    JESD204    接口方式  

          基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計

          • 摘要:超高速ADC通常采用LVDS電平傳輸數(shù)據(jù),高采樣率使輸出數(shù)據(jù)速率很高,達(dá)到百兆至吉赫茲量級,如何正確接收高速LVDS數(shù)據(jù)成為一個難點。本文以ADS42LB69芯片的數(shù)據(jù)接收為例,從信號傳輸和數(shù)據(jù)解碼兩方面,詳述了實
          • 關(guān)鍵字: LVDS  ADC數(shù)據(jù)接收信號  完整性FPGA  

          信號邏輯電平標(biāo)準(zhǔn)詳解

          •   信號的邏輯電平經(jīng)歷了從單端信號到差分信號、從低速信號到高速信號的發(fā)展過程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎(chǔ)上隨著電壓擺幅的降低,出現(xiàn)LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現(xiàn)ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。   1.信號邏輯電平參數(shù)概念定義   邏輯電平是指數(shù)字信號電壓的高、低電平,相關(guān)參數(shù)定義如下:   (1)輸入高電平門限Vih:保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當(dāng)輸入電平高于Vih時,則認(rèn)為輸入電平為
          • 關(guān)鍵字: 邏輯電平  LVDS  

          iPad Mini 4拆解:確認(rèn)2GB內(nèi)存+更小容量電池

          •   國外知名維修網(wǎng)站iFixit今天對iPad Mini 4進(jìn)行了拆解,確認(rèn)該平板比前代裝備了更小的電池容量。正如此前科技評測網(wǎng)站Ars Technica對其進(jìn)行的GeekBench 3測試結(jié)果,通過物理拆解確認(rèn)iPad Mini 4裝備2GB的內(nèi)存和時鐘頻率為1.5GHz的 A8處理器,這意味著該平板要比iPhone 6s/6s Plus(1.4GHz的A8處理器)性能更卓越,要比前代iPad mini 2/3所搭載的1.3GHz A7處理器有著明顯的性能提升。        iFi
          • 關(guān)鍵字: iPad  Mini 4  

          嵌入式linux新手入門手記-修改kernel支持1024x768顯示屏

          •   我的顯示屏是1024x768像素的TFT-LCD顯示屏,LVDS輸入,3路差分?jǐn)?shù)據(jù),1路差分時鐘。   LCD是RGB565模式。kernel之前已經(jīng)能夠驅(qū)動一個7寸的屏幕工作,所以顯示部分的修改不是很多。   修改源程序,增加對使用的LCD的支持。   修改/arch/arm/mach-omap2/board-am335xevm.c和/drivers/video/da8xx-fb.c,增加對LCD的支持,主要是修改幾個數(shù)據(jù)結(jié)構(gòu)。修改board-am335xevm.c的disp_panel,lc
          • 關(guān)鍵字: LCD  LVDS  

          全球最小Mini PC探究,詳盡拆解“光棍一號T02”

          •   去年光棍節(jié),全球最小的Mini PC“光棍一號”橫空而出,絕佳的創(chuàng)意、強(qiáng)悍的性能再加上迷你的尺寸,讓這款產(chǎn)品在登錄京東眾籌之后獲得了巨大成功。早幾天,該產(chǎn)品團(tuán)隊帶來了光棍一號第二代“光棍一號T02”再度來襲,據(jù)設(shè)計方MeegoPad團(tuán)隊透露,該產(chǎn)品從性能、散熱、接口方面都做了巨大升級。我們拿到了一個樣機(jī),重度拆解,透視其真相。   在拆解之前,我們先了解一下T02的具體參數(shù):        下面是我們收到的產(chǎn)品包裝盒外觀:   
          • 關(guān)鍵字: Mini PC    

          千兆采樣ADC確保直接RF變頻

          •   隨著模數(shù)轉(zhuǎn)換器(ADC)的設(shè)計與架構(gòu)繼續(xù)采用尺寸更小的過程節(jié)點,一種新的千兆赫ADC產(chǎn)品應(yīng)運(yùn)而生。能以千兆赫速率或更高速率進(jìn)行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達(dá)應(yīng)用的直接RF數(shù)字化帶來了全新的系統(tǒng)解決方案。   最先進(jìn)的寬帶ADC技術(shù)可以實現(xiàn)直接RF采樣。就在不久前,唯一可運(yùn)行在GSPS (Gsample/s)下的單芯片ADC架構(gòu)是分辨率為6位或8位的Flash轉(zhuǎn)換器。這些器件能耗極高,且通常無法提供超過7位的有效位數(shù)(ENOB),這是由于Flash架構(gòu)的幾何尺寸與功耗限
          • 關(guān)鍵字: ADC  RF  轉(zhuǎn)換器  LVDS  FPGA  

          選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對比

          •   1 為不同應(yīng)用提供不同選擇   對于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來,數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計人員的最佳實踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
          • 關(guān)鍵字: JESD204B  LVDS  轉(zhuǎn)換器  FPGA  PHY  
          共320條 8/22 |‹ « 6 7 8 9 10 11 12 13 14 15 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473