色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> quartus ii

          基于MATLAB與QUARTUS II的 FIR濾波器設(shè)計(jì)與驗(yàn)證

          • 1 引言
            FIR數(shù)字濾波器能夠滿足濾波器對(duì)幅度和相位特性的嚴(yán)格要求,避免模擬濾波器的溫漂和噪聲等問題,具有精確的線性相位、易于硬件實(shí)現(xiàn)和系統(tǒng)穩(wěn)定等優(yōu)點(diǎn),可廣泛應(yīng)用于現(xiàn)代電子通信系統(tǒng)。實(shí)際信號(hào)處理應(yīng)用往往
          • 關(guān)鍵字: QUARTUS  MATLAB  FIR  濾波器設(shè)計(jì)    

          Altera 推出業(yè)界首款串行 RapidIO 2.1 IP 解決方案

          •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達(dá)四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場(chǎng)日益增長(zhǎng)的帶寬和可靠性需求。該 IP 內(nèi)核專門針對(duì)擁有多個(gè)嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規(guī)范在許多應(yīng)用中均可實(shí)
          • 關(guān)鍵字: Altera  RapidIO  FPGA  Quartus  

          Altera公司今天宣布推出Quartus II軟件9.1

          •   Altera公司今天宣布推出Quartus® II軟件9.1——在CPLD、FPGA和HardCopy® ASIC設(shè)計(jì)方面,業(yè)界性能和效能最好的軟件。與以前的軟件版本相比,Quartus II軟件9.1新特性和增強(qiáng)功能將編譯時(shí)間縮短了20%,編譯時(shí)間比競(jìng)爭(zhēng)高密度40-nm和65-nm設(shè)計(jì)仍然快2到3倍。軟件新特性是快速重新編譯,對(duì)于較小的設(shè)計(jì)改動(dòng),這一特性大大縮短了編譯時(shí)間,而且還支持Altera最新發(fā)布的Cyclone®IV FPGA。   Quar
          • 關(guān)鍵字: Altera  Quartus  CPLD  FPGA  HardCopy  

          Altera在中國(guó)成立第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心

          •   Altera公司今天宣布,在北京大學(xué)軟件與微電子學(xué)院無錫產(chǎn)學(xué)院成立新的聯(lián)合實(shí)驗(yàn)室 (EDA/SOPC)。這是Altera與中國(guó)大學(xué)一起建立的第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。作為Altera全球大學(xué)計(jì)劃的一部分,該聯(lián)合實(shí)驗(yàn)室配備了最新的Altera? Quartus? II設(shè)計(jì)軟件和40套Altera DE2-70開發(fā)套件,以幫助教師指導(dǎo)學(xué)生進(jìn)行實(shí)踐練習(xí)。   學(xué)院將利用聯(lián)合實(shí)驗(yàn)室完成相關(guān)課程的培訓(xùn),包括數(shù)字邏輯電路、HDL語言、計(jì)算機(jī)原理、電視原理以及Altera FPGA開發(fā)環(huán)境下的
          • 關(guān)鍵字: Altera  Quartus  數(shù)字邏輯電路  HDL語言  FPGA  

          2009年8月13日,Altera在中國(guó)成立第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心

          •   Altera公司今天宣布,在北京大學(xué)軟件與微電子學(xué)院無錫產(chǎn)學(xué)院成立新的聯(lián)合實(shí)驗(yàn)室 (EDA/SOPC)。這是Altera與中國(guó)大學(xué)一起建立的第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。作為Altera全球大學(xué)計(jì)劃的一部分,該聯(lián)合實(shí)驗(yàn)室配備了最新的Altera® Quartus® II 設(shè)計(jì)軟件和40套Altera DE2-70開發(fā)套件,以幫助教師指導(dǎo)學(xué)生進(jìn)行實(shí)踐練習(xí)。   學(xué)院將利用聯(lián)合實(shí)驗(yàn)室完成相關(guān)課程的培訓(xùn),包括數(shù)字邏輯電路、HDL語言、計(jì)算機(jī)原理、電視原理以及Altera FPGA開發(fā)環(huán)境下
          • 關(guān)鍵字: Altera  開發(fā)套件  Quartus  

          Altera在亞洲16城市舉辦2009 AP技術(shù)巡展

          •   事件:Altera®公司今天宣布,公司與分銷商合作,將于2009年8月4號(hào)至9月24號(hào),在亞太地區(qū)16個(gè)城市舉辦免費(fèi)的技術(shù)研討會(huì)。研討會(huì)舉辦地區(qū)包括中國(guó)、印度、韓國(guó)、馬來西亞、新加坡和臺(tái)灣等。其中,Altera與分銷商艾睿電子、駿龍科技和文曄科技在中國(guó)舉辦九場(chǎng),分別是上海、杭州、南京、北京、武漢、西安、深圳、廣州和成都。   在這些研討會(huì)上,您將了解Altera新的40-nm系列產(chǎn)品——包括Stratix® IV FPGA、HardCopy® IV A
          • 關(guān)鍵字: Altera  Stratix  HardCopy  Arria  Cyclone  Quartus  IP  

          Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平

          •   2008年5月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設(shè)計(jì)軟件性能和效能上的領(lǐng)先優(yōu)勢(shì)。和最相近的競(jìng)爭(zhēng)軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個(gè)速率等級(jí),編譯時(shí)間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進(jìn)的FPGA,進(jìn)一步印證了Altera幫助FPGA設(shè)計(jì)人
          • 關(guān)鍵字: Altera  Quartus II  FPGA  

          使用Quartus II開發(fā)軟件

          •   現(xiàn)今每個(gè)工程人員都把精力放在效能上面,即用最少的資源做最多的事情。Altera公司的PLD(可編程邏輯)開發(fā)軟件平臺(tái)工具Quartus II 能幫助工程人員提高效能,它是如何實(shí)現(xiàn)的呢?概括起來說就是 Quartus II的T.I.P.S.方法。   T代表Timequest,新一代ASIC功能時(shí)序分析器,支持業(yè)界標(biāo)準(zhǔn)的Synopsys設(shè)計(jì)約束(SDC)時(shí)序分析方法。   I代表Incremental Compilation—增量編譯器,支持自下而上的設(shè)計(jì)流程,可以分別建立和優(yōu)化設(shè)計(jì)模塊
          • 關(guān)鍵字: Quartus II  開發(fā)軟件  

          使用Quartus II提高可編程邏輯設(shè)計(jì)效能的T.I.P.S

          • Altera    今天每一個(gè)工程人員都把精力放在效能上面,即用最少的資源做最多的事情。Altera的PLD開發(fā)軟件平臺(tái)工具Quartus II 能幫助工程人員提高效能,它是如何實(shí)現(xiàn)的呢?概括起來說就是 Quartus II的T.I.P.S. • T代表Timequest, ——新一代ASIC功能時(shí)序分析儀,支持業(yè)界標(biāo)準(zhǔn)Synopsys設(shè)計(jì)約束(SDC)時(shí)序分析方法。 • I代表增量式編譯(Incremental Compilat
          • 關(guān)鍵字: Quartus  II  可編程邏輯設(shè)計(jì)  

          Altera發(fā)布Quartus II設(shè)計(jì)軟件7.0支持Cyclone III FPGA

          •   Altera公司推出了Quartus® II軟件7.0,其訂購(gòu)版和免費(fèi)的網(wǎng)絡(luò)版均支持65nm Cyclone® III FPGA全系列產(chǎn)品。網(wǎng)絡(luò)版軟件對(duì)Cyclone III器件的支持表明,在所有FPGA供應(yīng)商免費(fèi)軟件包中,該軟件能夠支持密度最大的器件。與前一系列相比,Quartus II軟件的先進(jìn)技術(shù)和效能特性使設(shè)計(jì)人員能夠充分挖掘Cyclone III系列的潛能,器件功耗降低了50%,比最相近的低成本FPGA競(jìng)爭(zhēng)
          • 關(guān)鍵字: Altera  Cyclone  FPGA  II  III  Quartus  單片機(jī)  嵌入式系統(tǒng)  設(shè)計(jì)軟件7.0  

          Altera推出了Quartus® II 6.1軟件

          • Altera Quartus II 6.1軟件在65nm FPGA上實(shí)現(xiàn)了優(yōu)異的性能和效能 支持 Stratix III器件——業(yè)界功耗最低的高性能FPGA Altera公司(NASDAQ:ALTR)今天推出了Quartus® II 6.1軟件,幫助設(shè)計(jì)人員實(shí)現(xiàn)優(yōu)異的性能和效能。該版本對(duì)PowerPlay功耗優(yōu)化工具進(jìn)行了改進(jìn),與Altera® Stratix® III F
          • 關(guān)鍵字: 6.1  Altera  II  Quartus®    單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  
          共41條 3/3 « 1 2 3

          quartus ii介紹

          Quartus II 是Altera公司的綜合性PLD開發(fā)軟件,支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。   Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl腳本完成設(shè)計(jì)流程外, [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473