實驗4:1位二進制比較器
實驗任務
設計一個1位二進制數的比較器,然后在實驗板上實現自己設計的邏輯電路,并驗證是否正確。
1位二進制數的比較器,即對輸入的兩個數進行比較,輸出三種結果。當A>B時,Y(A>B)為真。當A<B時,Y(A<B)為真。當A=B時,Y(A=B)為真。由此得到如下表1-4所示的真值表。將Y(A>B),Y(A=B),Y(A<B)和A、B的關系寫成邏輯表達式則得到:
Y(A<B)=A’B
Y(A=B)=AB+A’B’=A⊙B
Y(A>B)=AB’
Verilog HDL建模描述
1位二進制比較器程序清單comparer1.v
module comparer1 ( input wire a, //定義輸入的兩個數a、b input wire b, output wire led1, //定義三種輸出結果對應的led output wire led2, output wire led3 ); assign led1 = (!a)&b; //a<b assign led2 = !(a^b); //a=b assign led3 = a&(!b); //a>b endmodule
*博客內容為網友個人發(fā)布,僅代表博主個人觀點,如有侵權請聯(lián)系工作人員刪除。