色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          "); //-->

          博客專欄

          EEPW首頁 > 博客 > 實驗4:1位二進制比較器

          實驗4:1位二進制比較器

          發(fā)布人:xiaxue 時間:2023-10-08 來源:工程師 發(fā)布文章
          實驗目的
          • (1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;
          • (2)通過實驗理解基本邏輯門電路;
          • (3)學習用Verilog HDL數據流級描述基本門電路。
          實驗任務

          設計一個1位二進制數的比較器,然后在實驗板上實現自己設計的邏輯電路,并驗證是否正確。

          實驗原理

          1位二進制數的比較器,即對輸入的兩個數進行比較,輸出三種結果。當A>B時,Y(A>B)為真。當A<B時,Y(A<B)為真。當A=B時,Y(A=B)為真。由此得到如下表1-4所示的真值表。將Y(A>B),Y(A=B),Y(A<B)和A、B的關系寫成邏輯表達式則得到:

          Y(A<B)=A’B
          Y(A=B)=AB+A’B’=A⊙B
          Y(A>B)=AB’


          邏輯電路

          Verilog HDL建模描述

          1位二進制比較器程序清單comparer1.v

             module comparer1    (
                input wire a,           //定義輸入的兩個數a、b
                input wire b,
                output wire led1,     //定義三種輸出結果對應的led
                output wire led2,
                output wire led3    );
              assign led1 = (!a)&b;    //a<b
              assign led2 = !(a^b);    //a=b
              assign led3 = a&(!b);    //a>b
            endmodule
          實驗步驟
          1. 打開Lattice Diamond,建立工程。
          2. 新建Verilog HDL設計文件,并鍵入設計代碼。
          3. 綜合并分配管腳,將輸入信號a、b、分配至撥碼開關,將輸出信號led1,led2,led3分配至板卡上的LED。a/M7,b/M8,led1/N13,led2/M12,led3/P12
          4. 構建并輸出編程文件,燒寫至FPGA的Flash之中。
          5. 按下對應按鍵/撥動撥碼開關,觀察輸出結果。


          *博客內容為網友個人發(fā)布,僅代表博主個人觀點,如有侵權請聯(lián)系工作人員刪除。



          關鍵詞: 二進制比較器

          技術專區(qū)

          關閉