色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          "); //-->

          博客專欄

          EEPW首頁 > 博客 > 為降低EUV光刻成本,SK海力士將轉(zhuǎn)向“4F2”結(jié)構(gòu)的3D DRAM

          為降低EUV光刻成本,SK海力士將轉(zhuǎn)向“4F2”結(jié)構(gòu)的3D DRAM

          發(fā)布人:芯智訊 時(shí)間:2024-10-02 來源:工程師 發(fā)布文章

          8月13日消息,據(jù)Thelec報(bào)道,SK 海力士研究員Seo Jae Wook 周一在韓國首爾舉辦的產(chǎn)業(yè)會(huì)議中指出,自從1c納米制程DRAM 商業(yè)化之后,極紫外光(EUV)光刻制程成本將快速攀升,SK海力士計(jì)劃開發(fā)3D DRAM以進(jìn)一步控制成本。

          image.png

          Seo Jae Wook 認(rèn)為,現(xiàn)在是確認(rèn)使用EUV制造DRAM 是否有利可圖的時(shí)刻,目前公司考慮未來DRAM 制造采用垂直柵極(VG)技術(shù),即所謂的“3D DRAM”。

          所謂的垂直柵極技術(shù)是DRAM制造商內(nèi)部所稱的“4F2”結(jié)構(gòu),這是一種經(jīng)過大量研究的單元陣列結(jié)構(gòu),其中晶體管以垂直方式堆疊,也就是3D DRAM。三星將這種3D DRAM 稱為“垂直通道晶體管”(vertical channel transistor,簡稱VCT)。

          4F2結(jié)構(gòu)從下而上依序?yàn)樵礃O(source)、閘極(gate)、汲極(drain)和電容器(capacitor)。字元線(Word Line)連接到閘極,位元線(Bit Line)則連接到源極。與6F2 DRAM 相比,采用這種單元陣列可將芯片表面面積減少30%。

          知情人士表示,三星和SK 海力士目標(biāo)是10nm制程以下的DRAM 應(yīng)用4F2技術(shù)。SK 海力士的Seo Jae Wook 認(rèn)為,采用VG 或3D DRAM 制程設(shè)計(jì),可將EUV 制程成本降一半。

          三星此前宣布成功將3D DRAM 堆疊到16 層,但表示現(xiàn)在不是量產(chǎn)階段,而是可行性驗(yàn)證階段。

          編輯:芯智訊-林子


          *博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請聯(lián)系工作人員刪除。



          關(guān)鍵詞: 三星

          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉