基于CPLD的DSP與聲卡的接口技術(shù)
4系統(tǒng)工作原理及時序本文引用地址:http://cafeforensic.com/article/150744.htm
系統(tǒng)工作的時序如圖4所示?,F(xiàn)結(jié)合圖2、圖3和圖4將系統(tǒng)工作原理及操作順序說明如下:
(1)聲卡向8237發(fā)出DMA請求信號DREQ;
(3)DSP的HOLD引腳檢測到下降沿后,進入INTl中斷,保護完斷點和現(xiàn)場后,發(fā)IDLE指令,DSP的HOLDA引腳電平變低,u向應(yīng)外部DMA請求;
(4)8237接管總線后,先向聲卡DMA請求的響應(yīng)信號DACK,表示允許聲卡進行DMA傳送,然后按事先設(shè)置的初始地址和需傳送的字節(jié)數(shù),依次發(fā)送地址和讀寫命令,使得在RAM和聲卡之間直接交換數(shù)據(jù),直至全部數(shù)據(jù)交換完畢;
(5)DMA傳送結(jié)束后,自動撤消向CPU的總線請求信號HRQ,此時DSP檢測到麗iS引腳的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)在INTl中執(zhí)行程序。
從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP的DMA執(zhí)行頻率受限于DSP每秒可執(zhí)行的中斷次數(shù)。
5 結(jié)束語
筆者曾用分立元件設(shè)計的DSP與聲卡的接口電路中,用了2片74LS245,3片74LS244,1片74LS74,1片74LS573和3片GAL20V8,器件多,PCB布局、布線繁雜。盡管用的是表貼器件,但仍占相當(dāng)大PCB面積,由引腳松動、虛焊等原因引發(fā)的故障率較高。采用
CPLD器件后,接口電路全部集成在一片中,系統(tǒng)的可靠性、靈活性大大提高。復(fù)雜可編程邏輯器件因其使用方便、具有很高的性價比,必將擁有廣闊的應(yīng)用前景。
評論