一種新的嵌入式處理器在線調試方法
4. 3 實際驗證和使用情況
在應用UDM 之前,首先通過NC - verilog 對其進行了仿真,部分仿真波形如圖3 所示。圖中反映的是當作為DI 的信號pdm_ int 產生了之后,PicoBlaze怎樣轉入執(zhí)行DR 的,限于篇幅,驗證其他各種功能的仿真波形不在此贅述。
圖3 UDM 的部分仿真波形
為了進一步對UDM 的功能和性能進行完備的檢驗,在FPGA 中建立了如下簡單的PicoBlaze 處理器系統(tǒng)。PicoBlaze 外部只接一塊252X8bit 的RAM和UDM,PicoBlaze 上的目標程序流程為如下的死循環(huán): 將s0 ~ sb 依次置入0 ~ 11,再反過來依次置入11 ~ 0; 將64byte 的RAM 依次寫入0 ~ 63,再反過來寫入63 ~ 0; 將外部的RAM 依次寫入0 ~ 251,再反過來寫入255 ~ 4。這樣的一種簡單設計,可以保證從輸出的調試信息直接看出處理器在哪行代碼處響應了斷點。
如圖4 所示為在調試主機上進行調試控制的界面。偏移地址0x184 處的1040 表明在38 與44 兩行代碼處設置了斷點,事實上從地址0x180 ~ 0x1ff處都可以設置斷點。地址0x200 處為當前的PC 值,通過向地址0x208 處寫1 可使其更新; 地址0x202處為UDM 的使能位,當其為1 時UDM 才被使能; 地址0x204 為調試命令寄存器,向其寫1 使處理器從斷點退出,寫2 使處理器刷新調試信息,寫3 使處理器強制進入DR 輸出調試信息; 地址0x206 處表示調試狀態(tài),當其為3 時表明處理器在運行DR,并且調試信息已經輸出完畢。
圖4 使用UDM 調試的控制界面
顯示調試信息的界面如圖5 所示,地址0x00 ~0x0b 顯示寄存器s0 ~ sb 的數(shù)據(jù),地址0x0c ~ 0x3b顯示內部64byte 存儲器的數(shù)據(jù),地址0x4c ~ 0x14b顯示PicoBlaze 外部Memory 空間的數(shù)據(jù)。由于圖5中斷點正好設置在完成依次向PicoBlaze 的Memory空間依次寫0 ~ 251 之后,因此顯示的數(shù)據(jù)是遞增的。當斷點正好設置在完成依次向Pico Blaze 的Memory 空間依次寫255 ~ 4 之后,所顯示的數(shù)據(jù)就變?yōu)檫f減。在很多其他斷點處顯示的調試信息與斷點設置的位置也符合預期的情況,因此UDM 完全可以正確而高效地工作。
圖5 在第44 行斷點處顯示的調試信息
在開發(fā)一款信號處理芯片的FPGA 原型設計中,跟蹤處理、電文處理、整體流程控制分別由一個PicoBlaze 完成,并且由于FPGA 資源的限制采用大型處理器來替代上述處理器幾乎不可能。由于輸入PicoBlaze 的數(shù)據(jù)和控制信號復雜,仿真驗證不能很好地覆蓋各種實際的使用情形。通過使用這里的基于PicoBlaze 處理器設計的UDM,方便地實現(xiàn)了對上述3 個PicoBlaze 的在線調試,對提高開發(fā)效率發(fā)揮了重要作用。在其他使用PicoBlaze 的工程應用中,上述UDM 也得到了很好的推廣。
5 結束語
設計了一種通用調試模塊,用于輔助無調試接口的處理器建立標準的調試機制。通過該模塊的使用,提出了一種通用、標準、方便的調試方法,很好地滿足了在SOPC 系統(tǒng)中對多個沒有調試接口的小巧型處理器實現(xiàn)在線調試的迫切需求。新方法通過產生調試中斷使處理器跳轉到調試服務程序中的方式實現(xiàn)處理器的掛起,通過基于雙端口RAM 中一種巧妙的地址映射機制實現(xiàn)同時對多行代碼設置斷點的功能,通過調試服務程序實現(xiàn)數(shù)據(jù)搬移等調試命令。新方法還具有易于擴展,可以同時調試多個嵌入式處理器的優(yōu)點。新的調試方法在工程實踐中對提高調試效率發(fā)揮了重要作用,是一種普適的,應用價值明顯的調試方法。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論