色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA高速收發(fā)器設(shè)計(jì)原則

          FPGA高速收發(fā)器設(shè)計(jì)原則

          作者: 時(shí)間:2010-03-09 來源:網(wǎng)絡(luò) 收藏

          本文引用地址:http://cafeforensic.com/article/152051.htm

          (SERDES)的運(yùn)用范圍十分廣泛, 包括通訊、計(jì)算機(jī)、工業(yè)和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數(shù)據(jù)的系統(tǒng)。但普通的并行總線已無法滿足現(xiàn)在的要求。將收發(fā)器整合在中,成為解決這一問題的選擇辦法。
            高速
            具備嵌入式數(shù)Gb收發(fā)器的低功耗FPGA架構(gòu),它能讓設(shè)計(jì)人員利用高生產(chǎn)率的EDA工具提供實(shí)體層和邏輯層建構(gòu)模塊,研發(fā)出低成本的小型系統(tǒng),使得設(shè)計(jì)師能夠快速解決協(xié)議和速率的變化問題,以及為了提高性能和增加新功能時(shí),必須進(jìn)行設(shè)計(jì)修改所面臨的重新編程問題,這些迫切需求的靈活性無法在ASIC和ASSP方案中獲得。FPGA提供了一種單芯片解決方案,克服了多芯片方案中的互通作業(yè)、布線和功率問題。FPGA中的收發(fā)器在克服訊號完整性問題的同時(shí),也能工作在一系列不同的系統(tǒng)或協(xié)議環(huán)境中。
            收發(fā)器選擇考慮
            收發(fā)器的選擇對于要獲得所需的功能設(shè)計(jì)而言相當(dāng)關(guān)鍵。設(shè)計(jì)師必須在設(shè)計(jì)初期階段就分析收發(fā)器的功能和性能,并融合頻寬需求、協(xié)議、多媒體類型、EMC和互通作業(yè)性所決定的設(shè)計(jì)準(zhǔn)則指導(dǎo)選擇。收發(fā)器的選擇應(yīng)該包括規(guī)格的符合性驗(yàn)證;針對抖動、噪音、衰減和不連續(xù)性等不利條件下的免疫能力或補(bǔ)償能力;以及應(yīng)用中的傳輸媒介的類型。根據(jù)目前多數(shù)組件存在的收發(fā)器錯誤紀(jì)錄,不難發(fā)現(xiàn)將混合訊號收發(fā)器整合在數(shù)字電路FPGA中僅取得了有限的成功。因此,系統(tǒng)設(shè)計(jì)師在驗(yàn)證市場需求時(shí)要特別小心,要緊盯著制程、電壓、溫度、核心以及I/O端口,還有硅芯片生產(chǎn)能力等各方面的驗(yàn)證工作。
            評估收發(fā)器發(fā)射性能的重要工具是眼圖。這是建構(gòu)在一系列分層PRBS周期上的發(fā)射機(jī)波形圖量度。透過利用眼狀模板,眼圖可用來顯示特定指針的符合性。如果波形沒有侵占眼圖模板的張開區(qū),通常意味著它符合抖動、噪音和幅度指針。另外,為確保采用隨機(jī)性較高的PRBS序列,并將在示波器上擷取的波形采樣數(shù)量減到最少,以便它們不會被錯誤地表征較差的PRBS性能,需要一個非常謹(jǐn)慎的方案。
            在決定生產(chǎn)制程時(shí),收發(fā)器眼圖性能更顯重要。在選擇正確組件時(shí)還有下述許多其它因素要考慮。
            訊號完整性
            對芯片內(nèi)或芯片與模塊間的通訊來說,無論通訊是透過背板、電纜還是同一電路板上的直接連接,具有嵌入式收發(fā)器的FPGA都是理想的選擇。用串行收發(fā)器取代平行高速總線可簡化系統(tǒng)設(shè)計(jì)。在速度高時(shí),并行總線容易遭受干擾和串?dāng)_,使得布線相當(dāng)復(fù)雜,有時(shí)甚至無法實(shí)現(xiàn)。而極具強(qiáng)韌性的串行收發(fā)器能簡化布局設(shè)計(jì),減少零組件和連接器數(shù)量,還能減少PCB層數(shù)。在具有相同的總線頻寬時(shí),串行接口的功耗也比并行端口小。
            但收發(fā)器的更高數(shù)據(jù)率意味著非理想的傳輸線效應(yīng)會使布線更加困難。人們普遍采用FR4板進(jìn)行PCB設(shè)計(jì),因?yàn)镕R4的制造通常采用玻璃纖維和環(huán)氧材料,因此具有容易制造、阻燃、易鉆孔、低成本等特點(diǎn)。遺憾的是,當(dāng)數(shù)據(jù)率較高時(shí),各層中的銅線會產(chǎn)生‘趨膚效應(yīng)’,高頻訊號掠過導(dǎo)體的表面,減少了傳導(dǎo)區(qū)域,增加了訊號衰減。FPGA設(shè)計(jì)師通常對數(shù)Gb訊息信道中傳送的訊號頻率點(diǎn)了解較少,由于FR4介電材料本身對衰減的影響就極大,在只有幾Gb的數(shù)據(jù)率上,衰減有可能超過20dB。為了克服這些問題,具有收發(fā)器的Stratix II GX FPGA包含了發(fā)射機(jī)和接收機(jī)內(nèi)部的一些功能,可繼續(xù)使用便宜的FR4 PCB材料。
            預(yù)加重
            在數(shù)Gb速率時(shí),設(shè)計(jì)師無法簡單地透過放大訊號解決訊號損失問題,因?yàn)檫@將增大功耗并引起眼圖的閉合。眼圖閉合可能是由發(fā)射緩沖的阻抗變壞所引起。在布局上或連接器中,反射能量的強(qiáng)度呈現(xiàn)出近端的不連續(xù)性。預(yù)加重透過加重任何訊號變化后的第一個數(shù)據(jù)符號來對發(fā)射訊號進(jìn)行預(yù)失真處理,消除訊息信道中脈沖響應(yīng)的前端過沖和后沿拖尾。
            Stratix II GX收發(fā)器提供可程序的預(yù)加重功能,允許用戶根據(jù)傳輸媒介和驅(qū)動能力,在3個抽頭中選取每個抽頭13級中的任意一級。最大的預(yù)加重為500%,這對張開1.25m Molex GbX背板上速率為6.25Gbps的眼圖來說已經(jīng)足夠。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉