基于FPGA的ARINC429通信協(xié)議設(shè)計(jì)實(shí)現(xiàn)
摘要:介紹了在FPGA上利用SoPC技術(shù)設(shè)計(jì)實(shí)現(xiàn)某機(jī)載數(shù)據(jù)傳榆設(shè)備與機(jī)載專(zhuān)用計(jì)算機(jī)進(jìn)行通信的ARINC429通信協(xié)議,實(shí)現(xiàn)了對(duì)ARINC429數(shù)據(jù)的一發(fā)一收。該系統(tǒng)模塊充分利用了FPGA硬件可編程性、高度集成性、實(shí)時(shí)性的特點(diǎn)。測(cè)試表明,該系統(tǒng)具有速度快、可靠性高等優(yōu)點(diǎn)。
關(guān)鍵詞:FPGA;SoPC;ARINC429;FIFO;NiosⅡ處理器
某機(jī)載數(shù)據(jù)傳輸設(shè)備(以下簡(jiǎn)稱(chēng):機(jī)載數(shù)傳設(shè)備)主要用來(lái)完成空-空、空-地?cái)?shù)據(jù)信息的傳輸,與HF或U/VHF頻段電臺(tái)配合使用,將專(zhuān)用計(jì)算機(jī)發(fā)來(lái)的待傳信息,經(jīng)過(guò)差錯(cuò)控制編碼后,經(jīng)電臺(tái)調(diào)制、發(fā)射;對(duì)電臺(tái)接收機(jī)送來(lái)的數(shù)據(jù),進(jìn)行校正、糾錯(cuò)和譯碼,還原成原始信息,傳輸給專(zhuān)用計(jì)算機(jī)(CUB)處理。要想實(shí)現(xiàn)對(duì)機(jī)載數(shù)傳設(shè)備的自動(dòng)檢測(cè),最重要的是要模擬實(shí)現(xiàn)機(jī)載數(shù)傳設(shè)備與機(jī)載專(zhuān)用計(jì)算機(jī)的通信協(xié)議。本系統(tǒng)就是為了滿(mǎn)足某部隊(duì)大修廠(chǎng)的急需,設(shè)計(jì)實(shí)現(xiàn)了某機(jī)載數(shù)傳設(shè)備與機(jī)載專(zhuān)用計(jì)算機(jī)之間的ARINC429通信協(xié)議。
1 系統(tǒng)硬件原理
本系統(tǒng)利用Altera公司的FPGA芯片(EP2C8QPF208),設(shè)計(jì)了該機(jī)載數(shù)傳設(shè)備在機(jī)載環(huán)境中同機(jī)載計(jì)算機(jī)之間的ARINC429通信協(xié)議模塊,實(shí)現(xiàn)一發(fā)一收。在FPGA上利用SoPC技術(shù),PC機(jī)通過(guò)與基于NiosⅡ的UART通信,由ARINC429通信協(xié)議模塊實(shí)現(xiàn)RS 232通信協(xié)議與ARINC429通信協(xié)議的相互轉(zhuǎn)換,從而模擬機(jī)載計(jì)算機(jī)提供測(cè)試激勵(lì),完成與設(shè)備的信息交換。
2 ARINC429通信協(xié)議介紹
ARINC429是一種在航空電子綜合系統(tǒng)中廣泛使用的數(shù)字式傳輸總線(xiàn)規(guī)范,該通信協(xié)議是雙極性歸零碼的一種,在一個(gè)ARINC429字中包含32位,ARINC429數(shù)據(jù)傳輸是以電脈沖形式發(fā)送的。一個(gè)電脈沖就是1位。一個(gè)數(shù)據(jù)字傳輸1個(gè)參數(shù),如速度、溫度等。兩個(gè)數(shù)據(jù)字之間有4位間隔,這個(gè)間隔也作為字同步用,跟在這一間隔后面發(fā)送的第1位,表示另一個(gè)新的數(shù)據(jù)字的開(kāi)始。每個(gè)數(shù)據(jù)字的32位數(shù)據(jù)是以雙極歸零碼的形式發(fā)送出去的。數(shù)據(jù)的發(fā)送是先發(fā)送高位再發(fā)送低位。
3 基于FPGA的ARINC429發(fā)送模塊的實(shí)現(xiàn)
在FPGA上利用SoPC技術(shù)實(shí)現(xiàn)與PC機(jī)的串口RS 232通信,然后在FPGA上實(shí)現(xiàn)將PC機(jī)通過(guò)RS 232傳過(guò)來(lái)的激勵(lì)信息先緩存,再轉(zhuǎn)換成ARINC 429的協(xié)議信息并以一定時(shí)鐘速率發(fā)給設(shè)備。
ARINC429發(fā)送模塊在QuartusⅡ8.0開(kāi)發(fā)環(huán)境中設(shè)計(jì)實(shí)現(xiàn)如圖1所示。
ARINC429發(fā)送模塊設(shè)計(jì)實(shí)現(xiàn)原理為:在FPGA中由NiosⅡ處理器通過(guò)UART串口接收PC機(jī)發(fā)過(guò)來(lái)的原始ARINC429信息字。在接收過(guò)程中,將這些字先緩存在FIFO發(fā)送緩存器dcfifo0中。等完全接收控制、數(shù)據(jù)信息后,再經(jīng)由bc模塊將緩存中待發(fā)送的控制、數(shù)據(jù)信息,通過(guò)設(shè)計(jì)的狀態(tài)機(jī)按ARINC429信號(hào)時(shí)序串行發(fā)送。并在與非門(mén)電路的配合下模擬發(fā)送ARINC 429信號(hào)對(duì)應(yīng)的兩路差分TTL信號(hào)a,b。最后通過(guò)在FPGA外部設(shè)計(jì)的模擬電路(如圖2)將兩路差分TTL信號(hào)a,b轉(zhuǎn)換成ARINC429信號(hào)。
評(píng)論