色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于DSP的高速線掃描相機的實現(xiàn)

          基于DSP的高速線掃描相機的實現(xiàn)

          作者: 時間:2006-08-02 來源:網(wǎng)絡(luò) 收藏

          摘要:本文設(shè)計了。該以TMS320C6201為核心,了圖像采集和視覺信息獲取。從CCD 模擬圖像數(shù)據(jù)采集、 數(shù)據(jù)處理、時鐘和控制信號產(chǎn)生以及電源和數(shù)據(jù)輸出電路設(shè)計等方面,詳細(xì)闡述了設(shè)計思想和方法。
          關(guān)鍵詞;CCD;線;LVDS接口

          現(xiàn)代化生產(chǎn)和科學(xué)研究對圖像采集系統(tǒng)的要求日益提高。相機作為數(shù)字圖像采集、傳輸?shù)那岸嗽O(shè)備,其掃描的速度和質(zhì)量很大程度上決定了整個系統(tǒng)的性能。市面上的線掃描相機非常昂貴,因此有必要開發(fā)物美價廉的線掃描相機。

          設(shè)計高速線掃描相機,包括相機本身的硬件結(jié)構(gòu)和相機操作的相關(guān)軟件兩部分。從相機的結(jié)構(gòu)上看,線掃描相機作為圖像采集和視覺信息獲取設(shè)備,其主要功能是將光學(xué)圖像信號轉(zhuǎn)換為數(shù)字圖像信號。一般來說,它由光學(xué)成像部分、光電轉(zhuǎn)換部分(由模擬光信號轉(zhuǎn)換為模擬電信號)及A/D轉(zhuǎn)換等部分組成。光電轉(zhuǎn)換部分一般由固體圖像傳感器來


          圖1 相機的系統(tǒng)結(jié)構(gòu)圖


          圖2 相機內(nèi)部CPLD生成時鐘信號和控制信號功能框圖


          圖3 DSP相機工作流程圖

          TMS320C6201簡介
          TMS320C6201主要由三大部分組成:CPU、外圍設(shè)備和存儲器。C6201的地址總線為32位,所以尋址范圍達(dá)到4GB,其存儲器空間可分為四部分:片內(nèi)程序空間可以用作Cache、片內(nèi)數(shù)據(jù)空間、外部存儲空間和內(nèi)部外圍設(shè)備空間。可通過對五個BOOTMODE的設(shè)置靈活設(shè)定各空間的地址范圍。片內(nèi)數(shù)據(jù)RAM包括四個8K16bit塊,這些塊交織在一起,使得CPU同時訪問數(shù)據(jù)RAM 的兩個不同塊而不會發(fā)生沖突,提高了數(shù)據(jù)并行讀寫的能力。對于較大的程序,片內(nèi)程序RAM可當(dāng)作Cache來存儲經(jīng)常使用的代碼,減少對片外的訪問次數(shù),從而提高程序運行速度。與常見的芯片不同,C6201有八個功能單元,分為兩組,每組包括一個乘法器Mn和三個算術(shù)邏輯運算單元Dn、Sn、Ln。它們分別進(jìn)行乘法運算、加減運算、線性和環(huán)形地址計算以及算術(shù)邏輯運算。因為輸入/輸出端口相互獨立,所以8個運算單元可實現(xiàn)并行處理。每組運算單元對應(yīng)一條數(shù)據(jù)路徑,可以用作環(huán)形地址計算。

          線掃描相機的設(shè)計與實現(xiàn)
          本線掃描相機的系統(tǒng)結(jié)構(gòu)如圖1所示。

          CCD 模擬圖像數(shù)據(jù)采集部分
          該部分包括CCD傳感器和CCD信號處理通道芯片。主要有圖像傳感器IL-P1-4096和CCD信號處理通道芯片VSP2254構(gòu)成,其主要作用是將模擬的光分布信息轉(zhuǎn)換為數(shù)字圖像數(shù)據(jù)。該部分電路接收來自CPLD提供的各種工作時鐘和各種采集控制信號,輸出的是相應(yīng)的數(shù)字圖像數(shù)據(jù)。

          DSP 數(shù)據(jù)處理部分
          該部分包括數(shù)字圖像數(shù)據(jù)的緩沖芯片、處理芯片和處理后的數(shù)據(jù)暫存芯片。該部分的主要作用是對由圖像采集部分送來的數(shù)字圖像數(shù)據(jù)進(jìn)行處理,并將處理后的數(shù)據(jù)存入相應(yīng)的存儲單元。該部分由DSP芯片TMS320C6201、FIFO數(shù)據(jù)緩沖電路、雙端口RAM等芯片組成。該電路中FIFO數(shù)據(jù)緩沖電路除接收來自CPLD的寫入時鐘、寫入控制信號外,還要接收來自DSP芯片的讀出時鐘和讀出控制信號。FIFO數(shù)據(jù)緩沖電路的輸入連接的是CCD通道處理芯片VSP2254,其輸出在DSP的控制下送到32位內(nèi)部數(shù)據(jù)總線。DSP根據(jù)不同的工作模式向CPLD提供不同的控制信號,這些信號在CPLD的內(nèi)部經(jīng)相應(yīng)的邏輯處理后,作為其他各部分的控制信號。DSP芯片還要為雙端口RAM提供相應(yīng)的讀寫控制信號,為其數(shù)據(jù)傳輸提供相應(yīng)的DMA服務(wù)。雙端口RAM一方面接收來自DSP的已處理的圖像數(shù)據(jù),另一方面為數(shù)據(jù)的傳輸提供準(zhǔn)備。雙端口RAM是在DSP芯片和CPLD邏輯電路雙重控制之下工作的。

          時鐘和控制信號生成電路
          該部分包括 CPLD時鐘生成邏輯電路和控制邏輯電路。電路主要由CPLD芯片LC4128V100及其外圍電路構(gòu)成。相機的時鐘電路主要實現(xiàn)兩部分功能:一、提供相機工作時所需的基本時鐘,這里面包括CCD傳感器工作所需的時鐘、為CCD信號處理通道提供的工作時鐘(即 CCD信號前肩采樣時鐘SHP、CCD信號后肩采樣時鐘SHD、CCD信號啞元屏蔽時鐘CLPOB、CCD信號黑電平銜位時鐘CLPDM以及數(shù)據(jù)轉(zhuǎn)存時鐘ADCCK)、為輸出電路提供的輸出同步時鐘DIR-STROBE和輸出行有效同步時鐘DIR-LVAL以及為C6201提供50MHz的工作外頻(該時鐘在C6201內(nèi)部經(jīng)4倍頻之后輸出200MHz,作為DSP工作主頻)。二、和DSP輸出的控制信號一起組成組合邏輯電路,實現(xiàn)DSP芯片對外圍電路的控制(包括對閃存芯片AT49LV409、雙端口RAM芯片IDT70V261S、FIFO芯片IDT723635以及外部接口電路和CCD信號采集電路的控制)。從以上的時鐘和控制信號生成電路的功能來看,用來實現(xiàn)其功能的可編程邏輯芯片在性能上要滿足一定的要求。從延時上來看,由于內(nèi)部的訪問基準(zhǔn)時鐘為200MHz,要求芯片引腳間的延時要小于5ns,且時序的可控性要好。從容量上看,要有足夠多的宏單元來實現(xiàn)上述的功能??刂乒δ芸驁D如圖2所示。

          電源和數(shù)據(jù)輸出電路
          該部分包括 CPLD地址生成電路和LVDS數(shù)據(jù)上傳電路,其作用是為相機提供工作需要的電源和完成與PC之間的通信(這里包括將處理好的圖像數(shù)據(jù)上傳給PC,接收PC的控制信號等)。電源電路為整個相機提供+5V、-5V、+1.8V、+3.3V、+15V等幾組電源。其中+5V是整機工作的主電源。

          水平掃描線技術(shù)采集圖像的數(shù)據(jù)量比較大,要實時、快速地將大數(shù)據(jù)量的圖像上傳給計算機,對數(shù)據(jù)傳輸接口的傳輸速率要有一定的要求。當(dāng)前的幾種計算機接口,即能滿足快速通信要求,又可易于在設(shè)計中使用的是LVDS接口。而且該接口的驅(qū)動能力很強,能雙向高速地傳輸數(shù)據(jù)。芯片DS90C31B和DS90C32B是專門用于LVDS接口的數(shù)據(jù)收發(fā)配對芯片。DS90C31B是數(shù)據(jù)發(fā)送芯片,DS90C32B是數(shù)據(jù)接收芯片。這兩種芯片的控制非常簡單,數(shù)據(jù)傳送速率可達(dá)到155.5Mbps(77.7MHz)。但在電路連接時為抑制信號的反射和平衡差分信號,要在每組信號回路中接入100的電阻。

          線掃描相機的工作模式及流程
          對相機的工作模式進(jìn)行綜合考慮,以適應(yīng)不同的工作環(huán)境要求,其工作模式分為:主動實時采集、主動非實時采集、被動實時采集、被動非實時采集等四種。限于篇幅,各工作模式不在此詳述,線掃描相機的工作流程見圖3。

          結(jié)語
          本文所提出的高速數(shù)字相機設(shè)計方案總體上是可行的,能夠?qū)崿F(xiàn)動態(tài)圖像的采集。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉