航空電子系統(tǒng)設(shè)計中FPGA技術(shù)的應(yīng)用
1 系統(tǒng)設(shè)計面臨的問題
由于競爭的壓力和對飛機性能無止境的追求,航空電子從簡單、獨立的設(shè)備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的高級智能系統(tǒng)網(wǎng)絡(luò)。這也帶來了必須克服的許多設(shè)計問題(見表1)。
在要求高性能的航空系統(tǒng)設(shè)計中,每項設(shè)計都要減少空間、功耗和重量,滿足這些要求至關(guān)重要。這項要求直接作用于芯片級別,單一芯片體積減小后對所需板卡的要求也會降低,從而降低了對封裝外殼、固定元件、冷卻器件甚至是電源的要求。同樣,每多增加一個組件,都會增加一些引發(fā)故障的機會。減少芯片數(shù)量的設(shè)計必然有助于緩解這些問題。廢棄則是像MIL-STD-1553設(shè)計實施這類長期項目所面臨的另一個問題。每個組件無論其是由世界最大的制造商提供,還是來自于產(chǎn)量較小的專業(yè)供應(yīng)商,都存在著廢棄的風(fēng)險。單一來源的組件不但面臨著被廢棄的風(fēng)險,還有個長期價格保護的問題,特別是那些從原有項目繼承的設(shè)計,這個問題更為明顯。對于已經(jīng)部署的系統(tǒng),由于所涉及的代價過高,應(yīng)盡量避免由于廢棄組件而重新對系統(tǒng)進行驗證。當系統(tǒng)架構(gòu)師指定一種系統(tǒng)設(shè)計時,必然會存在架構(gòu)無法正確實現(xiàn)的某種風(fēng)險。一個非常典型的問題是:經(jīng)常在設(shè)計過程中或架構(gòu)確定很久之后(如在集成階段),才知道需求有所變化。這些變化一般都會增加對架構(gòu)的要求,并提出一些關(guān)于設(shè)計的常見問題,如:設(shè)計足夠靈活嗎?能提供充分的處理能力嗎?功能在硬件和軟件之問是否得以有效且高效地進行了區(qū)分?能達到關(guān)鍵時間要求嗎?
理想狀況下,所選定的架構(gòu)應(yīng)功能強大、應(yīng)用靈活,足以在初始部署階段就將風(fēng)險降到最低,并且提供了一個允許系統(tǒng)隨著時間發(fā)展的平臺。
理想條件下,一個MIL-STD-1553設(shè)計師可以采用傳統(tǒng)的技術(shù),使用有多個來源的COTS組件來解決這些問題。這種由大量市場提供的組件在性價比上有明顯的優(yōu)勢。
2 MIL-STD-1553簡介
請看一下數(shù)據(jù)傳輸路徑,即圖1中的MIL-STD-1553總線結(jié)構(gòu)。MIL-STD-1553是一種定義數(shù)據(jù)總線的電子和協(xié)議特點的軍用標準。作為一種在軍用和商用領(lǐng)域廣泛應(yīng)用超過25年之久的總線,并且符合MIL-STD-1553標準,它能以1 Mbit/s的速率高度精確、極為可靠地傳輸數(shù)據(jù)。
根據(jù)MIL-STD-1553標準的規(guī)定,總線結(jié)構(gòu)由三個不同的硬件組成:
●總線控制器――總線控制器是總線上唯一允許在數(shù)據(jù)總線上發(fā)出命令,并負責(zé)引導(dǎo)數(shù)據(jù)總線中數(shù)據(jù)流的硬件設(shè)備。如果同時有幾個終端可以實現(xiàn)總線控制器的功能,同一時間內(nèi)只能有一個處于活動狀態(tài)。
評論