色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 對(duì) Verilog 和 VHDL 說(shuō)再見(jiàn)!

          對(duì) Verilog 和 VHDL 說(shuō)再見(jiàn)!

          作者: 時(shí)間:2016-10-16 來(lái)源:網(wǎng)絡(luò) 收藏

          上周我跟我同事說(shuō),“ 兩種語(yǔ)言阻礙了嵌入式系統(tǒng)開(kāi)發(fā)人員和軟件工程師借助Zynq SOCs來(lái)提升系統(tǒng)性能。”那就是“Verilog” 和 “VHDL”

          本文引用地址:http://cafeforensic.com/article/201610/308329.htm

          正如期待那樣,這已經(jīng)得到了解決—因?yàn)镾DSoC開(kāi)發(fā)環(huán)境真的可以實(shí)現(xiàn)。

          設(shè)計(jì)師不用學(xué)習(xí)更多新的工具來(lái)提升性能,或者選擇越來(lái)越快的處理器來(lái)代替現(xiàn)有芯片。使用Zynq SoCs 和Zynq UltraScale+ MPSoCs可以提升嵌入式系統(tǒng)性能一至二個(gè)數(shù)量級(jí),并且可以減少BOM成本,使用可編程邏輯的特別系統(tǒng)分區(qū),獨(dú)立的軟件和硬件開(kāi)發(fā)流程。

          現(xiàn)在,賽靈思推出SDSoC開(kāi)發(fā)環(huán)境,它是為使用C/C++設(shè)計(jì)團(tuán)隊(duì)特別設(shè)定的。基于Eclipse的SDSoC開(kāi)發(fā)環(huán)境采用了業(yè)界首個(gè)“全系統(tǒng)優(yōu)化的編譯器”來(lái)自動(dòng)轉(zhuǎn)換C/C++為:

          在Zynq器件中ARM處理器操作系統(tǒng)調(diào)用的面相對(duì)象的語(yǔ)言

          片上邏輯上的硬件加速度器

          用于ARM處理器和可編程邏輯之間交互數(shù)據(jù)的IP核

          用于測(cè)試和分析性能的語(yǔ)言

          SDSoC的工作流程如下:

          1.jpg

          整個(gè)流程很像純軟件的嵌入式設(shè)計(jì),但是它更快,這得益于可編程邏輯上的硬件加速器。

          SDSoC開(kāi)發(fā)環(huán)境利用片上邏輯資源創(chuàng)建軟件可用的硬件加速器,該片上資源是基于程序編譯指示,編程分析,計(jì)劃,硬件連接模式的連接。SDSoC使用特定的板級(jí)支持包(BSP)來(lái)創(chuàng)建

          可編程邏輯部分

          針對(duì)性的軟件加速功能

          IP和經(jīng)過(guò)優(yōu)化的庫(kù)

          自動(dòng)生成的系統(tǒng)連接

          然后全系統(tǒng)優(yōu)化的編譯器自動(dòng)將系統(tǒng)編譯為一個(gè)完整的軟件或者硬件系統(tǒng)。同時(shí)也會(huì)生成可編程邏輯比特流文件和用于ARM的ELF文件。

          在此,盡管你沒(méi)有在上述流程上看到 或VHDL,這并不意味著賽靈思砍掉對(duì)HDL語(yǔ)言的支持。SDSoC開(kāi)發(fā)環(huán)境會(huì)封裝和自動(dòng)生成HDL、綜合、布局布線(xiàn)就像C/C++編譯器封裝和自動(dòng)完成代碼優(yōu)化和轉(zhuǎn)化為目標(biāo)語(yǔ)言一樣。

          SDSoC開(kāi)發(fā)環(huán)境包含許多基于Zynq的開(kāi)發(fā)板的支持包,包括ZC702,ZC706,賽靈思圖像處理開(kāi)發(fā)板,以及第三方的安富利的Zedboard,Microzed和德致倫的ZYBO開(kāi)發(fā)板。這些支持包(BSP)包含元數(shù)據(jù)使得SDSoC開(kāi)發(fā)環(huán)境可以抽象化嵌入式平臺(tái)以提高生產(chǎn)效率和加速研發(fā)周期。

          這里演示一個(gè)7分鐘例子來(lái)展示通過(guò)一個(gè)簡(jiǎn)單的方法能夠在視頻Pipeline系統(tǒng)上提升60x速度的代碼執(zhí)行過(guò)程。

          SDSoC開(kāi)發(fā)環(huán)境系統(tǒng)優(yōu)化編譯器使用ARM和可編程邏輯在最短的時(shí)間內(nèi)來(lái)實(shí)現(xiàn)系統(tǒng)任務(wù)。SDSoC使得系統(tǒng)架構(gòu)師和軟件團(tuán)隊(duì)使用“萬(wàn)能的”C/C++來(lái)快速地實(shí)現(xiàn)片上資源的優(yōu)化,自動(dòng)生成系統(tǒng)連接以提高系統(tǒng)內(nèi)部連接性能。嵌入式系統(tǒng)設(shè)計(jì)師可以權(quán)衡性能,數(shù)據(jù)吞吐量,延遲,同時(shí)縮短設(shè)計(jì)周期。

          這可能不是你第一次碰到嵌入式自動(dòng)化工具了,所以,你可能對(duì)此還是持有懷疑態(tài)度。但是,你必須知道SDSoC系統(tǒng)編譯器是基于賽靈思高層次綜合(HLS)編譯技術(shù)的,且這項(xiàng)技術(shù)已經(jīng)有超過(guò)1000個(gè)開(kāi)發(fā)人員使用。就是說(shuō),已經(jīng)有許多人在你之前使用了SDSoC開(kāi)發(fā)環(huán)境了。

          SDSoC是SDx開(kāi)發(fā)環(huán)境系列的第三款產(chǎn)品,這些產(chǎn)品帶來(lái)了顯著的性能提升和功耗降低,應(yīng)用于廣泛的系統(tǒng)開(kāi)發(fā)人員和軟件工程師,例如高速網(wǎng)絡(luò)(SDNet),數(shù)據(jù)中心應(yīng)用(SDAccel),現(xiàn)在是嵌入式系統(tǒng)(SDSoC)。SDx開(kāi)發(fā)環(huán)境提供非常簡(jiǎn)單,類(lèi)似于ASSP的開(kāi)發(fā)流程,使你可以不用變成HDL專(zhuān)家也可以在可編程邏輯獲得性能上的提升。



          關(guān)鍵詞: Verilog VHDL SDSoC

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉