研究關(guān)于DSP的雙電源解決方案
由于輸入電壓高于3.3V,所以在電路中還必須使用電壓調(diào)節(jié)器。這里選用的是TI的低壓差電壓調(diào)節(jié)器(LDO),在實(shí)際設(shè)計(jì)中選用具體的LDO時(shí),還要考慮輸出電流的驅(qū)動(dòng)能力等因素。在TI的網(wǎng)站上有為C5000和C6000系列推薦的電源系列。
2.1 帶有PG引腳的低壓差電壓調(diào)節(jié)器
這種方案要求低壓差電壓調(diào)節(jié)器具有ENABLE引腳,直流電壓轉(zhuǎn)換器具有PG引腳。在上電時(shí),當(dāng)直流電壓轉(zhuǎn)換器輸出正常電壓后,PG引腳變低,使能LDO的ENABLE引腳,LDO工作,輸出DSP的I/O電壓,這樣就可以讓I/O電壓的上電電壓滯后于核電壓的上電。這里的直流電壓轉(zhuǎn)換器可以是LDO也可以是開(kāi)關(guān)電源,這取決于輸出電流的要求。
同樣,在斷電時(shí)由于有很多不確定的因素,將無(wú)法保證準(zhǔn)確的斷電順序。一種可能的順序是:當(dāng)去除外部3.3V電壓后,直流電壓轉(zhuǎn)換器輸出衰減,同時(shí)PG 引腳輸出為高,關(guān)閉LDO,去除DSP的I/O電壓。對(duì)于特定的某一系統(tǒng),需要通過(guò)試驗(yàn)來(lái)確定準(zhǔn)確的斷電順序。TPS76733有一個(gè)加電啟動(dòng)的POR (Power-on-Reset)引腳,它與DSP的RESET引腳直接相連。
2.2 低壓差電壓調(diào)節(jié)器和SVS
如果對(duì)核電壓供電的直流電壓轉(zhuǎn)換器沒(méi)有PG引腳,則需要使用SVS來(lái)實(shí)現(xiàn)對(duì)I/O電壓的延遲。這種方案與1.2小節(jié)介紹的方案很類(lèi)似。在上電時(shí),當(dāng)輸入電壓超過(guò)閾值電壓200ms后,RESET輸出高,使能LDO輸出I/O電壓。在斷電時(shí),當(dāng)外部電壓衰減后,SVS的RESET輸出高,關(guān)閉 LDO從而關(guān)閉I/O電壓,而直流電壓轉(zhuǎn)換器仍然可以持續(xù)供電很短的時(shí)間,這樣就保證了斷電的正確時(shí)序。在這里,SVS選用的是TPS3824-50,專(zhuān)門(mén)用來(lái)監(jiān)測(cè)5V的輸入電壓。
如果對(duì)核電壓供電的直流電壓轉(zhuǎn)換器有PG引腳,則若成本允許,也可以使用這種方法,同時(shí)還可以實(shí)現(xiàn)對(duì)DSP的復(fù)位。把SVS的RESET引腳和DC/DC的PG引腳通過(guò)一個(gè)與門(mén)相連,輸出到DSP的RESET引腳,具體電路可以參考圖2。
3 結(jié)束語(yǔ)
本文從總體上介紹了DSP的雙電源解決方案,但是針對(duì)具體的電源要求,如最大輸出電流、輸出紋波電壓、電源效率、輸出電壓容差等,都必須在電路設(shè)計(jì)和電源芯片的選擇上加以考慮。值得注意的是文中沒(méi)有包括必須的退耦電容。
評(píng)論