色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 帶寬自適應全數(shù)字鎖相環(huán)的設計與實現(xiàn)

          帶寬自適應全數(shù)字鎖相環(huán)的設計與實現(xiàn)

          作者: 時間:2010-10-20 來源:網(wǎng)絡 收藏

            傳統(tǒng)的數(shù)字鎖相環(huán)設計在結構上希望通過采用具有低通特性的環(huán)路濾波,從而獲得穩(wěn)定的振蕩控制數(shù)據(jù)。但是,在基于數(shù)字邏輯電路設計的數(shù)字鎖相環(huán)系統(tǒng)中,利用邏輯算法實現(xiàn)低通濾波是比較困難的。于是,出現(xiàn)了一些脈沖序列低通濾波計數(shù)電路,其中最為常見的是“N先于M”環(huán)路濾波器。這些電路通過對鑒相模塊產生的相位誤差脈沖進行計數(shù)運算,獲得可控振蕩器模塊的振蕩控制參數(shù)。脈沖序列低通濾波計數(shù)方法是一個比較復雜的非線性處理過程,難以進行線性近似,所以無法采用系統(tǒng)傳遞函數(shù)分析方法確定鎖相環(huán)中的設計參數(shù),以及進一步分析鎖相性能。在設計方法上多采用VHDL語言或者Verilog HDL語言編程完成系統(tǒng)設計,并利用EDA軟件對系統(tǒng)進行時序仿真,以驗證設計的正確性。該種設計方法就要求設計者對FPGA硬件有一定的了解,并且具有扎實的硬件描述語言編程基礎。

            本文采用一種基于比例積分(PI)控制算法的環(huán)路濾波器應用于,建立了該鎖相環(huán)的數(shù)學模型,并分析該鎖相環(huán)的各項性能指標和設計參數(shù)之間的關系。利用DSP Builder直接對得到的鎖相環(huán)數(shù)學模型在Matlab/Simulink環(huán)境下進行系統(tǒng)級的建模,并進行計算機仿真,同時將建立的模型文件轉換成VHDL程序代碼,在QuartusⅡ軟件中進行仿真驗證,并用FPGA予以實現(xiàn)。

            1 的理論分析

            1.1 基于的模擬鎖相環(huán)的理論分析

            鎖相回路是一個負反饋系統(tǒng),主要由鑒相器(PD)、環(huán)路濾波器(LF)和壓控振蕩器(VCO)三個部分組成。鑒相器的作用是計算輸入信號和輸出信號的之間的相位誤差。環(huán)路濾波器的主要作用是抑制噪聲及高頻分量,并且控制著環(huán)路相位校正的速度與精度。為了能夠提高鎖相系統(tǒng)的性能,本文采用基于算法的一階低通濾波器,即將鑒相模塊鑒別出的相位誤差大小乘以一定的比例系數(shù)而產生一個比例控制參數(shù),同時對相位誤差大小進行積分,并在積分系數(shù)的調節(jié)下產生一個積分控制參數(shù),最終取比例和積分控制參數(shù)的和作為該環(huán)節(jié)的控制參數(shù)。壓控振蕩器的作用就是利用輸入的電壓值控制輸出信號的頻率。設壓控振蕩器的輸入信號為V0(t),輸出信號的頻率為ω0+KV0(t),則輸出信號的相位:

          公式

            式中:公式,則壓控振蕩器的傳遞函數(shù)為:HVCO(s)=θf(s)/V0(t)=K/s,可以看出壓控振蕩器相當于一個固有積分環(huán)節(jié)。在該設計中取壓控振蕩器的增益K=1,則通過以上的分析可得基于算法的模擬鎖相環(huán)結構框圖如圖1所示。

          基于PI控制算法的模擬鎖相環(huán)結構框圖

            由圖1可以得出,該鎖相回路的閉環(huán)傳遞函數(shù)為:

          公式

            不難看出該系統(tǒng)是一個典型的二階系統(tǒng),那么二階模擬鎖相環(huán)的閉環(huán)傳遞函數(shù)可表示為:

          公式

            式中:Kp和Kl分別為比例系數(shù)和積分系數(shù),取公式為系統(tǒng)的自然頻率;ζ為系統(tǒng)的阻尼系數(shù)。

            1.2 的理論分析

            對上述模擬鎖相環(huán)的s域傳遞函數(shù)進行離散化處理,采用脈沖響應不變法即可得到全數(shù)字鎖相環(huán)回路的閉環(huán)傳遞函數(shù)為:

          公式

          公式

            于是可以得到基于參數(shù)K1和K2的全數(shù)字鎖相環(huán)的結構圖如圖2所示。

          基于參數(shù)K1和K2的全數(shù)字鎖相環(huán)的結構圖

            分析式(5)中得到的兩個參數(shù)K1和K2,若式中c和ζ為常數(shù),則參數(shù)K1和K2的變化只與輸入信號頻率ωref的變化有關,因此,得到的全數(shù)字鎖相環(huán)模型具有自適應的特性,這是傳統(tǒng)的全數(shù)字鎖相環(huán)不具有的新特點。

            2 帶寬自適應全數(shù)字鎖相環(huán)的DSP Builder建模

            2.1 DSP Builder介紹

            由于FPGA廣泛應用,使得EDA軟件QuartusⅡ在很多領域中顯得尤為重要,目前全數(shù)字鎖相環(huán)的設計多是通過EDA技術完成,使用FPGA予以實現(xiàn)。這就需要設計者對FPGA硬件電路及硬件描述語言VHDL或者Verilog HDL非常熟悉;同時,由于在QuartusⅡ環(huán)境下使用硬件描述語言進行編程設計系統(tǒng)模塊時相當繁瑣。而Matlab在搭建系統(tǒng)的數(shù)學模型方面功能強大,具有專門的建模仿真工具Simulink,可以進行圖形化的建模仿真。但是Matlab本身不支持硬件電路,只能完成單純的數(shù)學模型的建模、仿真。如果把兩者的優(yōu)勢結合起來,使二者揚長避短,則可以使復雜的電子系統(tǒng)的設計變得相當容易且直觀。

            DSP Builder是Altera公司推出的一個面向DSP開發(fā)的系統(tǒng)工具。它是作為Matlab的一個Simulink工具箱出現(xiàn)的,可以在atlab/Simulink環(huán)境下進行圖形化建模仿真。DSP Builder中的模塊是以算法級的描述給出的,易于用戶從系統(tǒng)或者算法級進行建模,甚至不需要十分了解FPGA本身和硬件描述語言。在DSPBuilder的模塊庫中還提供Matlab和QuartusⅡ的接口模塊Signal Compiler,利用該模塊可以方便地把在Ma-tlab/Simulink環(huán)境下建立的算法或者系統(tǒng)級模型轉化為FPGA可編譯的后綴為.vhd的VHDL語言程序。在QuartusⅡ中打開工程文件,可以對生成的程序進行編譯、時序仿真,完成后可以結合FPGA開發(fā)板的引腳情況鎖定引腳,經(jīng)過編譯、適配后即可下載到FPGA開發(fā)板上完成硬件測試和硬件實現(xiàn)。

            2.2 帶寬自適應全數(shù)字鎖相環(huán)的DSP Builder建模

            該設計方法就是在Matlab/Simulink環(huán)境下借助DSP Builder簡單、方便快速地建立上述分析得到的全數(shù)字鎖相環(huán)的數(shù)學模型,各個模塊建模方框圖如圖3所示。按照以上各個模塊方框圖連接,構成整個系統(tǒng)模型,并加入系統(tǒng)時鐘Clock模塊和Signal Compiler模塊,即完成整個系統(tǒng)的。DSP Builder建模。其中輸入信號K1和K2是由式(5)計算得到,用6位無符號整數(shù)表示,K1和K2可以隨著輸入信號Phi_ref頻率的變化而自適應的做出調整;Phi_ref和Phi_out分別為環(huán)路的輸入和輸出信號,都采用1位無符號的整數(shù)表示。

          各個模塊建模方框圖

          鑒相器相關文章:鑒相器原理
          數(shù)字濾波器相關文章:數(shù)字濾波器原理
          鎖相放大器相關文章:鎖相放大器原理

          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉