色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 新型直接數(shù)字下變頻器件AD6654在VHF跳頻電臺中的應(yīng)用

          新型直接數(shù)字下變頻器件AD6654在VHF跳頻電臺中的應(yīng)用

          作者: 時間:2007-03-09 來源:網(wǎng)絡(luò) 收藏
          摘要:介紹了新型高性能直接數(shù)字下變頻(DDC)器件AD6654的主要特性,并以AD公司16位高性能信號處理器A-BF533為核心,采用AD6654和數(shù)字上變頻(DUC)器件AD9857成功地實現(xiàn)了VHF跳頻電臺的發(fā)射和接收。著重敘述了A-BF533對AD6654進行控制的三種方式:微型口(Microport)控制方式、串行外設(shè)接口(SPI)控制方式和同步串口(Sport)控制方式,最后給出了以串行外設(shè)接口進行數(shù)字下變頻控制,從A-BF533異步外設(shè)接口讀取AD6654并行端口數(shù)據(jù)的電路設(shè)計方案。實測結(jié)果表明:設(shè)計電路性能穩(wěn)定,測試結(jié)果令人滿意。 關(guān)鍵詞:直接數(shù)字下變頻 AD6654 ADSP-BF533 快跳頻 分集合并 1 AD6654主要特性簡介 AD6654是AD公司于2004年推出的一款新型DDC器件,主要特性如下: *片內(nèi)集成有14位92.16MSPS ADC *中頻采樣速率達到200MHz *內(nèi)部2.4V參考電壓,模擬輸入信號峰-峰值2.2V *模擬信號以差分方式輸入,具有跟蹤、保持性能 *可同時處理4/6路寬帶載波信號圖1*具有可編程的抽取FIR濾波器、半帶寬插值濾波器和96dB動態(tài)范圍的可編程AGC *三個16位可配置的并行輸出端口,工作時鐘達到200MHz *8/16位微型號、串行外設(shè)接口、同步串口控制接口,可以與大多數(shù)符合上述標準的接口相連接 AD6654的應(yīng)用領(lǐng)域主要有: *多載波、多模式數(shù)字接收機 *GSM/EDGE/PHS/UMTS/WCDMA/COMA2000/TD-SCDMA *微小區(qū)系統(tǒng)、軟件無線電、智能天線系統(tǒng)、無線電話 *寬帶數(shù)據(jù)應(yīng)用、儀器測試設(shè)備等圖22 VHF戰(zhàn)術(shù)跳頻電臺設(shè)計 VHF工作頻率在30MHz~300MHz之間,這一頻段是軍事通信的重要頻段。當(dāng)前代表戰(zhàn)術(shù)跳頻電臺最高水平的是美國Harris公司生產(chǎn)的FALCON II多系列戰(zhàn)術(shù)電臺,其工作頻率在1.6MHz~512MHz之間,能夠?qū)崿F(xiàn)HF、VHF、UHF頻帶跳頻通信,既有單人可攜帶的電臺又有手持式移動終端,并且支持包括地面對地面、地面對空中、地面對衛(wèi)星等多種戰(zhàn)術(shù)通信方式。其中的RF-5800V-MP單人可攜帶電臺,工作頻率在30MHz~108MHz之間,發(fā)射功率50W,語音采用FSK調(diào)制,數(shù)字語音速率達到16kbps,傳輸數(shù)據(jù)時采用格型編碼(TCM),能實現(xiàn)最高數(shù)據(jù)傳輸速率64kbps,同時具有同步、異步跳頻組網(wǎng)通信的能力。FALCON II電臺還能提供公用電話網(wǎng)和Internet IP接入服務(wù),能夠提供語音、圖像、數(shù)據(jù)、無線電子郵件等服務(wù)功能。可以預(yù)見:高速跳頻、高速數(shù)據(jù)傳輸和可靠的網(wǎng)絡(luò)服務(wù)功能是跳頻通信的主要發(fā)展方向。 本跳頻電臺以AD公司開發(fā)的Blackfin系列高性能16位定點DSP的ADSP-BF533為核心,采用直接數(shù)字上變頻器件(AD9857)和直接數(shù)字下變頻器件(AD6654)實現(xiàn)快跳頻,跳速達到6000跳/秒,可以傳輸語音和數(shù)據(jù)。 系統(tǒng)主要參數(shù)如下: *信息速率 語音信號采用AMBE2000標準編碼,信息速率4kbps,數(shù)據(jù)信息速率64kbps *信道速率 6kbps、96kbps *FEC碼型 (2,1,6)型卷積編碼,生成多項式[133 171],刪除后碼率為2/3 *跳頻速率 6000跳/秒 *調(diào)制制式 非相干8FSK *信道間隔 56kHz *跳頻序列 41位gold碼序列 *頻點數(shù) 64、128、256 *系統(tǒng)帶寬 50MHz *射頻 30MHz~80MHz本系統(tǒng)在快跳頻中曾綜合考慮了多種非線性分集合并技術(shù):自適應(yīng)增益控制(AGC)合并、自歸一化合并(SNORM)、夾斷分集合并(CDC)、比率統(tǒng)計合并(RS)。其中AGC合并性能最好,但實現(xiàn)最難,其它幾種實現(xiàn)較容易。最終在語音部分,系統(tǒng)采用每個碼三個chip和自歸一化分集合并技術(shù)。該方法性能次佳,復(fù)雜度最低,可以顯著降低誤比特率。 以ADSP-BF533處理器為核心構(gòu)成的快速跳頻電臺系統(tǒng)框圖如圖1和圖2所示。 在發(fā)送部分:ADSP-BF533對數(shù)據(jù)完成編碼、交織、偽隨機碼生成以及8FSK調(diào)制,經(jīng)過數(shù)字上變頻器件AD9857生成跳頻發(fā)射信號。ADSP-BF533以6000次/秒的頻率更新AD9857輸出的跳變信號。用GOLD序列產(chǎn)生一組偽隨機碼,然后以此偽隨機碼產(chǎn)生一組跳變頻點,再與8FSK調(diào)制信息相結(jié)合,采用跳頻數(shù)字調(diào)制方法,得到正弦波振蕩輸出。 在接收部分:接收射頻信號經(jīng)過AD6654后直接變換到基帶,以16位方式并行輸出。首先ADSP-BF533控制AD6654在一個定頻上等待同步頭,進入DSP同步擁獲程序;一旦捕獲到同步信號,DSP即啟動跳頻碼序列發(fā)生器,控制查詢跳頻圖案表產(chǎn)生DDS控制字,由該控制字查詢預(yù)先存儲在存儲器中的正弦表,產(chǎn)生與發(fā)射機同步跳變的載波信號。待跳頻同步后,將跳頻的基帶FSK信號解調(diào)出來,然后進行解交織,并經(jīng)維特比譯碼后輸出信息。上述跳頻同步跟蹤以及信道譯碼過程均在ADSP-BF533中完成。圖63 ADSP-BG533與AD6654的幾種連接方式 AD6654具有8/16位微型口、串行外設(shè)接口、同步串口控制接口,頻率控制字可以通過上述三種方式寫入,但同一時刻只能采用一種方式進行控制。AD6654的微型口可以工作在兩種不同模式下:Intel模式(MODE=0,SMODE=0)和Motorola模式(MODE=1,SMODE=0)。Intel模式采用獨立的讀/寫低有效使能信號控制讀寫操作,Motorola模式采用單一的R/W信號控制讀寫操作,AD6654設(shè)置上述兩種模式可以靈活地與多種微處理器實現(xiàn)無縫連接。 圖3、圖4、圖5分別為ADSP-BF533通過串行外設(shè)接口、同步串口、微型口與AD6654進行連接的典型方式。其中,ADSP-BF533是主設(shè)備,AD6654是從設(shè)備。 在圖3中,ADSP-BF533的SCK是輸出時鐘;SPISS是主設(shè)備從設(shè)備選擇信號,SPISS置低使能ADSP-BF533為從設(shè)備,SPISS置高使能ADSP-BF533為主設(shè)備,在這里ADSP-BF533作為主設(shè)備使用,因此置為高電平,接VDD(3.3V);MOSI是主設(shè)備輸出/從設(shè)備輸入引腳,在這里作為發(fā)送數(shù)據(jù)引腳;MISO是主設(shè)備輸入/從設(shè)備輸出引腳,在這里作為數(shù)據(jù)輸入引腳;通用I/O引腳PF2作為片選信號,與AD6654片選信號/SCS相連。AD6654的SDI是串行數(shù)據(jù)輸入線,SDO是串行數(shù)據(jù)輸出線,SCLK是時鐘信號,STFS和SRFS分別是發(fā)送和接收幀同步信號,置為低電平,接GND,即默認為已同步。 在圖4中,ADSP-BF533的SCK是輸出時鐘,TFS、RFS是發(fā)送和數(shù)據(jù)收的幀同步信號,DT和DR分別是發(fā)送和接收的數(shù)據(jù)。AD6654的SCLK是時鐘輸入信號,STFS和SRFS分別是發(fā)送和接收的幀同步信號,它們的引腳分別與ADSP-BF533的RFS、TFS引腳相連,SDO和SDI分別是輸出和輸入的數(shù)據(jù)。ADSP-BF533的通用I/O信號PF2作為片選信號,其引腳與AD6654的片選信號/SCS引腳相連。在圖5中,ADSP-BF533通過外部總線接口單元(EBIU)與AD6654相連。在ADSP-BF533中,CLKOUT是輸出時鐘信號,AMS[3]是異步存儲器選擇信號,AWE和ARE是異步存儲器寫使能和讀使能信號,ABE[1:0]是字節(jié)使能信號(沒有使用),D[15:0]是16位數(shù)據(jù)信號,ADDR[8:1]是地址信號。在AD6654中,CPUCLK是微型口的時鐘輸入信號,CSn是片選信號,RDn和WRn分別是讀和寫信號。 通過微型口、串行外設(shè)接口以及同步串口,ADSP-BF533可以訪問AD6654的內(nèi)部寄存器,直接查詢下變頻的輸出結(jié)果,但無法確定數(shù)據(jù)何時開始更新,因此對于跳頻通信而言,下變頻后的數(shù)據(jù)需要從并行輸出口實時輸出??紤]到ADSP-BF533的特點,本系統(tǒng)采用串行外設(shè)接口控制AD6654和16位并行接口輸出數(shù)據(jù)的方式完成從射頻到基帶信號的轉(zhuǎn)換。 4 ADSP-BF533與AD6654的16位并行輸出端口的連接 AD6654具有三個16位可配置的并行輸出端口,即A、B、C端口,可以工作在主從兩種模式,I/Q數(shù)據(jù)可以選擇交織或并行方式輸出,數(shù)據(jù)位數(shù)可以選擇8位或16位方式,自動增益(AGC)控制字可以選擇是否輸出。圖6是AD6654從模式8位并行I/Q輸出時序圖。圖中,PCLKn是AD6654的輸入時鐘信號,PxACK是并行口確認信號,PxREQ是并行口請求信號,Px[15:0]是并行輸出端口數(shù)據(jù),PXIQ是并行端口I/Q數(shù)據(jù)標記信號(高電平表示I路數(shù)據(jù),低電平表示Q路數(shù)據(jù)),PXCH[2:0]是輸出端口信道標記信號,PXGAIN是并行口AGC輸出標記信號。AD6654并行輸出口與ADSP-BF533異步外設(shè)接口的連接方法如圖7所示。 在圖7中,CLKOUT是ADSP-BF533的輸出時鐘信號,由內(nèi)部主時鐘分頻產(chǎn)生,送到AD6654的時鐘PCLK輸入端。在該電路板初始化時,首先向ADSP-BF533控制寄存器寫入命令,使得ADSP-BF533讀取數(shù)據(jù)時的插入等狀態(tài)為零,與AD6654工作時序完全匹配。在AD6654完成數(shù)字下變頻時,向ADSP-BF533發(fā)出讀取請求信號PCREQ,該信號在高電平時有效,通過ADSP-BF533的能家長I/O管腳PF15產(chǎn)生中斷,由中斷服務(wù)程序完成8位I/Q數(shù)據(jù)的讀取。圖中AOE是ADSP-BF533的異步存儲器輸出使能信號,該信號為低時表示讀周期開始,AMS[3]、AOE經(jīng)過或非門產(chǎn)生確認信號,送往AD6654的PCACK管腳,同時它的反射信號送往SN74F245的使能端G。AMS[3]是ADSP-BF533的異步存儲器選擇信號,(ADSP-BF533共有四塊異步存儲區(qū),AMS[3]選擇0x2030000~0x203FFFFF地址單元空間);ARE是ADSP-BF533的異步存儲器讀信號,ABE[0]/ABE[1]是字節(jié)使能輸出信號,上述四個信號經(jīng)或非電路產(chǎn)生SN74F245的讀控制信號DIR。為簡化設(shè)計,ADSP-BF533的地址線ADDR[19:1]沒有參與譯碼。5 AD6654電路板實測結(jié)果 在VHF跳頻電臺的研制過程中,采用AD6654作為接收機前端,省去多級混頻結(jié)構(gòu),進一步簡化了設(shè)計,同時有利于高速跳頻接收機的實現(xiàn)。在調(diào)試過程中,AD6654輸入的射頻信號為調(diào)頻波,采用100kHz的正弦波對70MHz載波信號進行FM調(diào)制,經(jīng)過AD6654下變頻處理后,得到數(shù)字基帶信號,然后對基帶信號進行功率譜分析,處理結(jié)果如圖8所示。從測試結(jié)果看,經(jīng)AD6654處理后的信噪比達到20dB以上。在現(xiàn)場測試試驗中,ADSP-BF533與AD6654接口板的電路工作穩(wěn)定,性能指標達到設(shè)計要求。

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉