Cadence的Global Route Environment技術為PCB設計制訂新標準
——
該技術問世之前,PCB設計人員要花費幾周或幾個月的時間來手動定義具有多個互連總線和多個大規(guī)模管腳數(shù)設備的復雜高速布線設計。由此導致了設計周期的延長和不可預估性,并會影響項目的進程和預算。Cadence與若干個早期的采購合作伙伴一起合作定義了這一問題,并推動和驗證了這一獨特的解決方案。
“作為Cadence Global Route Environment技術的主要合作伙伴,摩托羅拉非常高興能成為新一代印刷電路布線平臺的第一批用戶?!蹦ν辛_拉的印刷線路負責人Jeff Underwood 說?!巴ㄟ^使用這項新的、改良的布線環(huán)境,使摩托羅拉
的工程師和設計師能夠在整個布線設計過程中更準確地傳達設計意圖?!?
PCB設計人員一直在尋求一種可包含全局設計特性的PCB環(huán)境 - 可領會其設計意圖、提供決策反饋,并且智能和自動執(zhí)行符合其設計意圖的設計任務。新的Global Route Environment 技術恰恰提供了這些功能。使用圖形互連流規(guī)劃架構,設計人員可以創(chuàng)建并定義關鍵接口的智能抽象,并輸入互連設計意圖。該環(huán)境也充分利用了全局布線引擎功能,使設計人員可以將其知識和設計意圖同該設計的層次化視圖相結合,從而盡可能規(guī)劃出最佳的互連解決方案。
“我們確信Global Route Environment技術中新的Cadence互連流可以顯著減少當前布線過程中的迭代冗余”,Sun Microsystems PCB設計技術經(jīng)理Jim Tafoya表示。
Cadence 產(chǎn)品市場部全球副總裁Charlie Giorgetti表示,“基于Allegro PCB設計的Global Route Environment 技術將幫助客戶快速解決互連所帶來的難題,在此之前,這樣的難題將花費數(shù)周甚至數(shù)月的人工,并影響到項目進程和預算。”
評論