pcb設(shè)計(jì) 文章 進(jìn)入pcb設(shè)計(jì)技術(shù)社區(qū)
原理圖設(shè)計(jì)規(guī)范
- 1.1 目的 原理圖設(shè)計(jì)是產(chǎn)品設(shè)計(jì)的理論基礎(chǔ),設(shè)計(jì)一份規(guī)范的原理圖對設(shè)計(jì)PCB、跟機(jī)、做客戶資料具有指導(dǎo)性意義,是做好一款產(chǎn)品的基礎(chǔ)。原理圖設(shè)計(jì)基本要求: 規(guī)范、清晰、準(zhǔn)確、易讀?! ∫虼酥贫ù恕兑?guī)范》的目的和出發(fā)點(diǎn)是為了培養(yǎng)硬件開發(fā)人員嚴(yán)謹(jǐn)、務(wù)實(shí)的工作作風(fēng)和嚴(yán)肅、認(rèn)真的工作態(tài)度,增強(qiáng)硬件開發(fā)人員的責(zé)任感和使命感,提高工作效率和開發(fā)成功率,保證產(chǎn)品質(zhì)量。1.2 基本原則1.2.1 確定需求:詳細(xì)理解設(shè)計(jì)需求,從需求中整理出電路功能模塊和性能指標(biāo)要求等1.2.2 確定核心CPU:根據(jù)功能和性能需求制定總體
- 關(guān)鍵字: 原理圖 電路設(shè)計(jì) PCB設(shè)計(jì)
ESD保護(hù)電路及PCB設(shè)計(jì)要點(diǎn)
- 一、什么是ESD?ESD代表靜電放電。許多材料可以導(dǎo)電并積累電荷。ESD 是由于摩擦帶電(材料之間的摩擦)或靜電感應(yīng)而發(fā)生的。每當(dāng)發(fā)生這種情況時(shí),物體都會(huì)在其表面形成固定電荷(靜電)。當(dāng)這個(gè)物體放置得太靠近另一個(gè)帶電物體或材料時(shí),電壓差會(huì)導(dǎo)致電流在它們之間流動(dòng),直到恢復(fù)電荷平衡。因此,可以將靜電放電定義為兩種帶電材料或物體之間由接觸、短路或電介質(zhì)擊穿引起的瞬時(shí)電流流動(dòng)。對于消費(fèi)類產(chǎn)品,ESD 和空氣中的介質(zhì)擊穿通常發(fā)生在兩點(diǎn)之間的電場大于 40 kV/cm 時(shí)。氣壓、溫度和濕度等因素會(huì)影響電場強(qiáng)度。例如,
- 關(guān)鍵字: ESD PCB設(shè)計(jì)
某大廠DC-DC芯片PCB布局及注意事項(xiàng)
- 在DCDC電源電路中,PCB的布局對電路功能的實(shí)現(xiàn)和良好的各項(xiàng)指標(biāo)來說都十分重要。本文以buck電路為例,簡單分析一下如何進(jìn)行合理PCB layout布局以及設(shè)計(jì)中的注意事項(xiàng)。如有問題,歡迎指正。首先,以最簡單的BUCK電路拓?fù)錇槔?,下圖(1-a)和(1-b)中分別標(biāo)明了在上管開通和關(guān)斷時(shí)刻電流的走向,即功率回路部分。這部分電路負(fù)責(zé)給用戶負(fù)載供電,承受的功率較大。結(jié)合圖(1-c)中Q1和Q2的電流波形,不難發(fā)現(xiàn),由于電感的存在,后半部分電路中不會(huì)存在一個(gè)較高的電流變化趨勢,只有在兩個(gè)開關(guān)管的部分會(huì)出現(xiàn)高電
- 關(guān)鍵字: DCDC PCB設(shè)計(jì)
這樣的原理圖,你是不是也畫過?
- 你畫的原理圖長得什么樣?會(huì)不會(huì)也存在下面的問題呢。歡迎大家在評(píng)論區(qū)留言,說說那些年你對原理圖做過的“糗事”。1、不光代碼有可讀性,原理圖也有。原理圖不僅僅是自己看,其他人也會(huì)看。把原理圖分模塊,可以讓原理圖更清晰,也可以快速地找到具體的位置。2、一張?jiān)韴D就好像一個(gè)家,想想如果家里的東西隨意擺放,毫無章法,你一定會(huì)很糟心。原理圖也是一樣,每根走線、每個(gè)字符放,都需要認(rèn)真的放置。看了下圖,修改之后是不是整齊清潔了呢。3、上、下拉就有一個(gè)上、下拉的樣子。盡量不要有多余的交叉點(diǎn)。另外在進(jìn)行總線連接的時(shí)候,要熟悉
- 關(guān)鍵字: 原理圖 電路設(shè)計(jì) PCB設(shè)計(jì)
PCB設(shè)計(jì)要點(diǎn)總結(jié)
- PCB布線工作對于很多工程師來講就是連連看,而且還是一項(xiàng)非常枯燥乏味的工作。這其實(shí)只是一個(gè)初級(jí)的認(rèn)知,一位優(yōu)秀的PCB設(shè)計(jì)工程師還是能做很多工作并能解決很多產(chǎn)品設(shè)計(jì)中的問題的。本文結(jié)合一些大廠的設(shè)計(jì)規(guī)則以及部分的技術(shù)文章,將分享一些PCB設(shè)計(jì)中布線的要點(diǎn),僅供參考。1、通用做法在進(jìn)行PCB 設(shè)計(jì)時(shí),為了使高頻、高速、模擬電路板的設(shè)計(jì)更合理,抗干擾性能更好,應(yīng)從以下幾方面考慮:(1)合理選擇層數(shù);在 PCB 設(shè)計(jì)中對高頻、高速電路板布線時(shí),利用中間內(nèi)層平面作為電源和地線層,可以起到屏蔽的作用,能有效降低寄生
- 關(guān)鍵字: PCB設(shè)計(jì) 布線
制造商最討厭的9大PCB設(shè)計(jì)問題,各位工程師都犯過嗎?快來避雷
- 這里主要是關(guān)于:制造商最討厭的 9 大PCB設(shè)計(jì)問題一、發(fā)送不完整的坐標(biāo)文件如果有 SMT元件,就必須得向制造商提供坐標(biāo)文件,坐標(biāo)文件可以準(zhǔn)確地告訴貼片機(jī)每個(gè)零件需要放置在電路上的哪個(gè)位置。但是經(jīng)常有的工程師不驗(yàn)證坐標(biāo)文件,都不完整,這對制造商來說,簡直就是噩夢。通常來說坐標(biāo)文件會(huì)包含以下內(nèi)容:●? ?組件參考指示符(例如,C1)●? ?組件部件號(hào)(例如,100CAP0001)●? ?組件描述(例如,C04020 1uF 電解)●? &
- 關(guān)鍵字: PCB設(shè)計(jì) PCB
PCB設(shè)計(jì)技巧:少孔、少繞、少自動(dòng)……
- 本文將探討印刷電路板(PCB)設(shè)計(jì)新手和老手都適用的七個(gè)基本(而且關(guān)鍵的)技巧和策略,只要在設(shè)計(jì)過程中對這些技巧多加注意,就能為你與你的團(tuán)隊(duì)減少重新設(shè)計(jì)次數(shù)、縮短設(shè)計(jì)時(shí)間以及減輕整體設(shè)計(jì)結(jié)果診斷的任務(wù);以下讓我們一一看來。1、熟悉工廠制造流程在這個(gè)無晶圓廠IC業(yè)者當(dāng)?shù)赖臅r(shí)代,許多工程師其實(shí)不清楚根據(jù)他們的設(shè)計(jì)檔案制造之PCB生產(chǎn)步驟與化學(xué)處理工藝;這并不令人驚訝。不過這種實(shí)作知識(shí)的缺乏,往往導(dǎo)致新手工程師做出不必要的較復(fù)雜設(shè)計(jì)決策。設(shè)計(jì)真的需要那么復(fù)雜嗎?難道不能用更大的網(wǎng)格來進(jìn)行布線,從而降低電路板成本
- 關(guān)鍵字: PCB設(shè)計(jì) PCB
高速數(shù)字電路PCB“接地”要點(diǎn)
- 在大多數(shù)電子系統(tǒng)中,降噪是一個(gè)重要設(shè)計(jì)問題。與功耗限制、環(huán)境溫度變化、尺寸限制以及速度和精度要求一樣,必須處理好無所不在的噪聲因素,才能使最終設(shè)計(jì)獲得成功。這里,我們不考慮用于降低“外部噪聲”(與信號(hào)一起到達(dá)系統(tǒng))的技術(shù),因?yàn)槠浯嬖谝话悴皇茉O(shè)計(jì)工程師直接控制。相比之下,防止“內(nèi)部噪聲”(電路或系統(tǒng)內(nèi)部產(chǎn)生或耦合的噪聲)擾亂信號(hào)則是設(shè)計(jì)工程師的直接責(zé)任。今天我們就說說“接地”,而且是針對高頻工作的“接地"“接地”(Grounding)一般指將電路、設(shè)備或系統(tǒng)連接到一個(gè)作為參考電位點(diǎn)或參考電位面的良
- 關(guān)鍵字: PCB設(shè)計(jì) 電路板 開發(fā)板
為什么有時(shí)在PCB走線上串個(gè)電阻?有什么用?
- 由于電信號(hào)在PCB上傳輸,我們在PCB設(shè)計(jì)中可以把PCB走線認(rèn)為是信號(hào)的通道。當(dāng)這個(gè)通道的深度和寬度發(fā)生變化時(shí),特別是一些突變時(shí),都會(huì)產(chǎn)生反射。此時(shí),一部分信號(hào)繼續(xù)傳播,一部分信號(hào)就可能反射。而我們在設(shè)計(jì)的過程中,一般都是控制PCB的寬度。所以,我們可以把信號(hào)走在PCB走線上,假想為河水流淌在河道里面。當(dāng)河道的寬度發(fā)生突變時(shí),河水遇到阻力自然會(huì)發(fā)生反射、旋渦等現(xiàn)象。一樣的,信號(hào)在PCB上走線當(dāng)遇到PCB的阻抗突變了,信號(hào)也會(huì)發(fā)生反射。我們以光的反射類比信號(hào)的反射。光的反射,指光在傳播到不同物質(zhì)時(shí),在分界面
- 關(guān)鍵字: PCB設(shè)計(jì) 電路板 電阻
電子產(chǎn)品的結(jié)構(gòu)設(shè)計(jì)
- 1 電子產(chǎn)品結(jié)構(gòu)設(shè)計(jì)基礎(chǔ)知識(shí)普通電子產(chǎn)品的結(jié)構(gòu)設(shè)計(jì),是相對比較簡單的一種機(jī)械設(shè)計(jì),主要任務(wù)是為電路提供一個(gè)保護(hù)外殼或安裝支撐平臺(tái),一般沒有運(yùn)動(dòng)機(jī)構(gòu)部分,不必考慮磨損和應(yīng)力,材料的選擇和工藝處理也比較簡單。但電子產(chǎn)品有自身的特殊要求:電磁屏蔽、便于操作、容易安裝與拆卸、使外形具有商品的時(shí)代感等。此外,對于不同的應(yīng)用環(huán)境,還有不同的要求:抗振動(dòng)、沖擊,熱設(shè)計(jì),防水設(shè)計(jì),防爆設(shè)計(jì),防腐蝕設(shè)計(jì),低氣壓。在電子產(chǎn)品中,安裝了電子元器件及機(jī)械零部件,使產(chǎn)品成為一個(gè)整體,稱之為電子產(chǎn)品的結(jié)構(gòu)系統(tǒng)。這種結(jié)構(gòu)系統(tǒng)包括:機(jī)箱
- 關(guān)鍵字: 電子結(jié)構(gòu) PCB設(shè)計(jì) 電路
RK3588 DDR電源電路設(shè)計(jì)詳解
- RK3588 VCC_DDR電源PCB設(shè)計(jì)1、VCC_DDR覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)?,路徑不能被過孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。2、VCC_DDR的電源在外圍換層時(shí),要盡可能的多打電源過孔(9個(gè)以上0.5*0.3mm的過孔),降低換層過孔帶來的壓降;去耦電容的GND過孔要跟它的電源過孔數(shù)量保持一致,否則會(huì)大大降低電容作用。3、如圖1所示,原理圖上靠近RK3588的VCC_DDR電源管腳的去耦電容務(wù)必放在對應(yīng)的電源管腳背面,
- 關(guān)鍵字: RK3588 VCC_DDR電源 PCB設(shè)計(jì)
PCB設(shè)計(jì):繞等長
- 一、為什么需要“繞等長”傳輸線等長包括差分對內(nèi)等長,也包括相同類型的傳輸線組內(nèi)等長。如果傳輸線不等長會(huì)帶來一些信號(hào)完整性的問題,包括時(shí)序不滿足要求、損耗過大或者容易受干擾等等。最簡單的方式就通過繞線使差分對不同的兩段傳輸線長度一致。隨著高速電路的發(fā)展,電路的設(shè)計(jì)在朝著高速高密度的方向發(fā)展。速度和密度高了的話,各種信號(hào)完整性、EMI的問題就出來。這也就出現(xiàn)了各種各樣的設(shè)計(jì)要求規(guī)則,比如阻抗穩(wěn)定性、同組同層、等長設(shè)計(jì)等等。今天咱們就來討論一個(gè)由等長而引發(fā)的一個(gè)設(shè)計(jì)問題,即繞線設(shè)計(jì),如下圖所示:在設(shè)計(jì)中,特別是
- 關(guān)鍵字: PCB設(shè)計(jì) 繞等長
反激式開關(guān)電源PCB設(shè)計(jì)要點(diǎn)
- 對于開關(guān)電源的PCB布局及走線是一個(gè)很重要的環(huán)節(jié),不是說原理圖是正確的后續(xù)的工作就沒有了,其實(shí)原理圖設(shè)計(jì)的完成只能證明電路原理上是正確的,并不能說明按照這個(gè)原理圖所設(shè)計(jì)出的電路板能正常工作,因?yàn)镻CB合理布局及走線會(huì)很大程度上影響電路的正常工作,例如PCB布局不合理,首先會(huì)表現(xiàn)出來的就是電路的抗干擾能力差,并且對外輻射能力強(qiáng)。對于走大電流的開關(guān)電源而言,PCB布局不合理會(huì)造成電路板發(fā)熱很嚴(yán)重。所以說PCB布局及走線在開關(guān)電源的設(shè)計(jì)中占據(jù)很大一部分。對于走高速信號(hào)的PCB板更是如此。對于開關(guān)電源的布局走線的
- 關(guān)鍵字: PCB設(shè)計(jì) 開關(guān) 電源
PCB設(shè)計(jì)不好造成的信號(hào)完整性問題
- 信號(hào)完整性的定義 定義:信號(hào)完整性(Signal Integrity,簡稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量。差的信號(hào)完整性不是由某一單一因素導(dǎo)致的,而是板級(jí)設(shè)計(jì)中多種因素共同 引起的。當(dāng)電路中信號(hào)能以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)接收端時(shí),該電路就有很好的信號(hào)完整性。當(dāng)信號(hào)不能正常響應(yīng)時(shí),就出現(xiàn)了信號(hào)完整性問題。信號(hào)完整性包含:1、波形完整性(Waveform integrity)2、時(shí)序完整性(Timing integrity)3、電源完整性(Power integrity)信號(hào)完整性分析的目的就是用
- 關(guān)鍵字: PCB設(shè)計(jì) 信號(hào) 仿真
Linux 網(wǎng)絡(luò)操作命令FTP
- FTP命令引言文件傳輸協(xié)議(FTP)是一種用于在網(wǎng)絡(luò)上進(jìn)行文件傳輸?shù)膮f(xié)議。在Linux系統(tǒng)中,F(xiàn)TP可以作為一個(gè)非常有用的工具來上傳、下載和管理文件。本文將介紹如何在Linux系統(tǒng)中安裝FTP服務(wù)器,以及如何使用FTP客戶端進(jìn)行文件傳輸。安裝FTP服務(wù)器在Linux系統(tǒng)中,常用的FTP服務(wù)器軟件是vsftpd(Very Secure FTP Daemon)。以下是在一些常見Linux發(fā)行版上安裝vsftpd的命令:Debian/Ubuntu系統(tǒng)sudo apt-get update sudo apt-ge
- 關(guān)鍵字: Linux FTP PCB設(shè)計(jì)
pcb設(shè)計(jì)介紹
在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸線的定義:傳輸線由兩個(gè)具有一定長度的導(dǎo)體組成,一個(gè)導(dǎo)體用來發(fā)送信號(hào),另一個(gè)用來接收信號(hào)(切記“回路”取代“地”的概念)。在一個(gè)多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個(gè)線路中保持恒定。
線路板成為“可控阻抗板”的關(guān) [ 查看詳細(xì) ]
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473