色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > Synopsys發(fā)布DESIGN COMPILER 2007

          Synopsys發(fā)布DESIGN COMPILER 2007

          ——
          作者: 時間:2007-04-24 來源:EEPW 收藏
          發(fā)布了最新版 DESIGN Compiler 綜合解決方案—— Design Compiler 2007。新版本擴(kuò)展了拓?fù)浼夹g(shù),以加速采用先進(jìn)低功耗和測試技術(shù)的設(shè)計收斂,幫助設(shè)計人員提高生產(chǎn)效率和 IC 性能。

          拓?fù)浼夹g(shù)可幫助設(shè)計人員正確評估芯片在綜合過程中的功耗,在設(shè)計早期解決所有功耗問題。此外,還支持 Design Compiler 2007 中新的測試壓縮技術(shù),在實(shí)現(xiàn)高質(zhì)量測試的同時,減少測試時間和測試數(shù)據(jù)量超過 100 倍,并減少后續(xù)物理實(shí)現(xiàn)階段由于測試電路帶來的可能的布線擁塞。

          Hisilicon 設(shè)計經(jīng)理黃濤表示:“采用拓?fù)浼夹g(shù),綜合階段的性能預(yù)測與物理實(shí)現(xiàn)結(jié)果的一致性保持在 5%的偏差范圍以內(nèi)。Design Compiler 2007 能夠在實(shí)現(xiàn)通訊設(shè)計的高要求性能目標(biāo)的同時,平均節(jié)省 5% 芯片面積。與布局的緊密相關(guān)確保了卓越的性能,這正是設(shè)計者快速將有競爭力的產(chǎn)品推向市場所必需的?!?

          拓?fù)浼夹g(shù)使綜合的實(shí)現(xiàn)結(jié)果和物理實(shí)現(xiàn)的結(jié)果具有緊密的一致性,這避免了在實(shí)現(xiàn)設(shè)計收斂過程中的在 RTL 綜合和物理布局之間的耗時反復(fù)。Design C  
          ompiler 與 Galaxy? 設(shè)計平臺物理設(shè)計解決方案共享技術(shù)和架構(gòu),可以實(shí)現(xiàn) RTL 到 GDSII 過程的一致和高度可預(yù)測性。

          Cypress 數(shù)據(jù)通信部設(shè)計總監(jiān) Don Smith 表示:“Cypress 曾經(jīng)遇到過相互沖突的測試目標(biāo),當(dāng)時我們需要實(shí)現(xiàn)高測試覆蓋率,而我們的測試設(shè)備相對落后,而且只有極少可用引腳和有限的存儲器。我們評估了  的自適應(yīng)掃描測試壓縮技術(shù),并在不到一天的時間里就部署到了我們的流程中。根據(jù)得到的結(jié)果,我們確信能夠利用現(xiàn)有測試設(shè)備架構(gòu),提供最高質(zhì)量的產(chǎn)品?!?

          Design Compiler 2007 采用了多項創(chuàng)新綜合技術(shù),如自適應(yīng)retiming和功耗驅(qū)動門控時鐘,性能較以前版本平均提高 8%,面積減少 4%,功耗降低 5%。此外, Formality? 等效檢測解決方案得到了增強(qiáng),能夠獨(dú)立、徹底地驗證這些技術(shù),因此設(shè)計者無需舍去驗證就可以實(shí)現(xiàn)更高的性能。


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉