色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 網(wǎng)絡(luò)與存儲 > 設(shè)計應(yīng)用 > 一種短波通用信號產(chǎn)生平臺硬件結(jié)構(gòu)設(shè)計

          一種短波通用信號產(chǎn)生平臺硬件結(jié)構(gòu)設(shè)計

          作者:張煒 楊虎 路軍 時間:2008-06-26 來源:電子技術(shù)應(yīng)用 收藏

            1 硬件平臺概述

          本文引用地址:http://cafeforensic.com/article/84838.htm

            通用信號產(chǎn)生平臺在綜合控制器的控制下產(chǎn)生 1.5M~30MHz的標(biāo)準(zhǔn)通信信號(包括AM、FM、FSK、SSB、DSB、CW等),輸出電平-40~0dBm,步進(jìn)值1dB。平臺主要由綜合控制器、信號產(chǎn)生器、HF頻率綜合器、功放和天線五個模塊單元組成,如圖1所示。綜合控制器實現(xiàn)平臺的整體控制,主要包括FPGA配置、信號參數(shù)控制等。HF信號產(chǎn)生器主要由FPGA控制單元、DDS信號產(chǎn)生單元等部分組成。為濾除信號產(chǎn)生器中的雜散頻率分量,保證輸出信號的質(zhì)量,采用截止頻率為 30MHz的低通濾波器。HF頻率綜合器產(chǎn)生300MHz時鐘信號,提供給DDS使用。信號產(chǎn)生器生成的通信信號經(jīng)功放、天線輸出。

            2 綜合控制器

            綜合控制器主要由、卡等組成。系統(tǒng)采用分層控制方式,控制參數(shù)由控制人員通過綜合控制器的控制界面輸入或接收外部的控制指令來獲取。這些控制參數(shù)通過工控機中的控制接口卡,經(jīng)分系統(tǒng)中相應(yīng)的控制參數(shù)接口輸入到相應(yīng)的分系統(tǒng)中,以實現(xiàn)對平臺各個單元的工作模式及具體通信參數(shù)的控制。綜合控制器在工作時,負(fù)責(zé)向其控制的設(shè)備注入運行參數(shù),工作時對可控設(shè)備的工作狀態(tài)(基帶信號類型、碼速率、信號樣式、工作頻率、功率輸出、跳頻參數(shù)等) 進(jìn)行調(diào)控,根據(jù)指令刷新運行參數(shù)。其工作過程如圖2所示。根據(jù)所采用的控制方案可以將控制系統(tǒng)分為兩部分,一是綜合控制器中的控制接口卡,另一部分是各個模塊單元(即信號產(chǎn)生器、頻率綜合器)的控制參數(shù)接口。

            控制接口卡采用微機PCI插卡的模式,實現(xiàn)微機與模擬器之間的連接??刂平涌诳ㄕ加? 個I/O口地址,讀寫(基地址+0)端口代表地址數(shù)據(jù)總線上傳輸8位數(shù)據(jù)信息,寫(基地址+2)端口代表地址數(shù)據(jù)總線上傳輸高8位地址信息,寫(基地址+ 7)端口代表地址數(shù)據(jù)總線上傳輸?shù)?位地址信息,(基地址+3)、(基地址+4)、(基地址+5)、(基地址+6)端口則控制GPS秒信號的輸出,以產(chǎn)生模擬器所需的啟動、結(jié)束脈沖??刂平涌诳üδ苁疽鈭D如圖3所示。

            3 HF信號產(chǎn)生器

            HF信號產(chǎn)生器采用了軟件無線電的思想:首先在硬件上搭建一個通用的通信信號平臺,每一種特殊的調(diào)制方式和工作體制都有一套專門的軟件來完成,實際使用過程中只需要在通用的通信平臺上加載一定的軟件即可完成特定的功能。HF信號產(chǎn)生器包括控制參數(shù)接口和信號產(chǎn)生單元。

            3.1 控制參數(shù)接口

            控制參數(shù)接口主要實現(xiàn)各模塊單元控制參數(shù)的獲取。其功能示意圖如圖4所示,主要由一片可編程CPLD芯片(isp1032E-70LJI)編程實現(xiàn)。

            3.2 信號產(chǎn)生單元

            本單元所采用的硬件平臺方案為DDS+FPGA方案,DDS實現(xiàn)信號調(diào)制,F(xiàn)PGA實現(xiàn)信號處理。DDS本身具備信號的頻率調(diào)制、相位調(diào)制及幅度調(diào)制功能,因此信號處理部分需要完成相應(yīng)的基帶數(shù)據(jù)處理并能夠同步控制DDS。FPGA是一種現(xiàn)場可編程邏輯陣列,它內(nèi)部含有大量的實現(xiàn)組合邏輯的資源,借助于 EDA工具,設(shè)計者可以很方便地將這些邏輯門連接起來組成乘法器、地址發(fā)生器等各種邏輯塊,利用這些邏輯模塊又可以組成FIR、FFT等更高級別的邏輯結(jié)構(gòu)[1]。像微處理器一樣,基于RAM的FPGA可以無限制地重復(fù)編程,本系統(tǒng)中加載一個新的設(shè)計只需要幾百毫秒,這樣利用實時現(xiàn)場重構(gòu)可以大大減少硬件的開銷。

            信號產(chǎn)生單元采用軟件無線電技術(shù),即采用通用的硬件平臺,依據(jù)加載不同的軟件來實現(xiàn)不同的功能。標(biāo)準(zhǔn)信號產(chǎn)生器的工作流圖如圖5所示。

            顯然,系統(tǒng)在工作中將各種調(diào)制方式體現(xiàn)為不同的調(diào)制文件(*.o),新的調(diào)制方式對于系統(tǒng)而言只是增加調(diào)制文件,這是典型的軟件無線電思想。在信號產(chǎn)生單元中,這些調(diào)制文件的載體是FPGA,這里需要考慮的是如何靈活地實現(xiàn)調(diào)制文件的加載,或者說如何根據(jù)上層需要,對FPGA進(jìn)行任意構(gòu)造。根據(jù)任務(wù)改變的需要,在不同的任務(wù)階段,利用其現(xiàn)有的硬件資源,按需要形成不同的功能,完成不同的用途。這種轉(zhuǎn)換是完全的,包括功能、算法、芯片管腳定義等。

            本文中筆者采用的系統(tǒng)重構(gòu)方法是:軟件平臺可對功能電路進(jìn)行編程、編譯、仿真和控制等,形成構(gòu)造代碼(比特流文件),即調(diào)制文件不通過外部ROM,而是借助系統(tǒng)總線,送入FPGA配置存儲器,實現(xiàn)相應(yīng)功能。FPGA這種動態(tài)數(shù)據(jù)配置流程如圖6所示。

            控制參數(shù)由控制人員通過微機或工作站的控制界面輸入,這些控制參數(shù)通過控制接口卡,送到控制總線與數(shù)據(jù)總線上,平臺中的各部分通過自身的分系統(tǒng)控制接口獲取相應(yīng)的參數(shù)。這樣,控制人員就可以實現(xiàn)對各個部分的控制,完成具體通信參數(shù)的通信方式的生成。


          上一頁 1 2 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉