Philips 推出高級超低功耗 CMOS 邏輯系列
2005 年 9 月 20 日,中國北京——皇家飛利浦電子公司 (NYSE: PHG, AEX: PHI) 今天宣布推出具有超低功耗的高級超低功耗 (AUP) CMOS 邏輯系列。AUP 邏輯系列提供超過 55 種新產(chǎn)品,有 PicoGate 和 MicroPak™ 兩種封裝選擇。AUP 系列提供了邏輯器件中最低的功耗,比其他系列低 30%,這將延長蜂窩電話、PDA、數(shù)碼相機和視頻播放器等設備的電池壽命。
電子行業(yè)正朝著更精密、更復雜的電子器件進軍,封裝越來越小,功耗越來越低。AUP 系列固有的創(chuàng)新性滿足了這些需求,使制造廠商能夠更容易地為家用、個人、汽車和移動市場設計新的應用。行業(yè)調(diào)研公司 Insight Onsite 公布的最新市場預測顯示,1.8V 邏輯產(chǎn)品市場在 2006 年到 2008 年期間將增長 53% 以上,從 2006 年的 2.23 億增長到 2008 年的 3.43 億,飛利浦此時推出新型 AUP 邏輯系列可謂正當其時。
“預測顯示:到 2009 年,消費電子市場年收入額將超過 380 億美元,僅 AUP 市場在 2005 年到 2009 年的復合年增長率就將達到 27%,”飛利浦半導體公司邏輯產(chǎn)品營銷總監(jiān) Bruce Potvin 說?!翱紤]到這些,就很容易明白為什么飛利浦要致力于推出新的高級邏輯解決方案,使我們的客戶能夠使用需要的元件,面向消費電子市場,輕松開發(fā)出具有競爭力的新產(chǎn)品?!?/P>
AUP 邏輯系列包含了單、雙和三柵極功能,采用 5、6 和 8 引腳封裝,允許工程師精確選擇所需的功能。此外,變換功能使工程師們能夠輕松實現(xiàn)不同電壓系統(tǒng)之間的接口。AUP 系列還采用了飛利浦公司的 MicroPak 技術,該技術可將引線間距從 0.50 mm 縮小至 0.35 mm,預計將在 2006 年第一季度全面推出。另外,AUP 系列還具有較高的靜電 (ESD) 保護,使該邏輯器件對靜電的敏感性降低。該 AUP 邏輯系列的典型技術規(guī)格為:工作電壓范圍 0.8V – 3.6V,2.5V 時的傳播延遲 2.5n,Cpd = 4 pF 或更小。
供貨情況
飛利浦的 AUP 邏輯系列已經(jīng)量產(chǎn)。更多信息請訪問www.philips.com/logic。
關于皇家飛利浦電子公司
荷蘭皇家飛利浦電子公司(NYSE交易代號:PHG,AEX交易代號:PHI)是世界上最大的電子公司之一,在歐洲名列榜首。其2004年的銷售額達303億歐元。飛利浦擁有159,700名員工,在60多個國家活躍在醫(yī)療保健、時尚生活和核心技術三大領域,并在醫(yī)療診斷影像和病人監(jiān)護儀、彩色電視、電動剃須刀、照明、以及硅系統(tǒng)解決方案領域世界領先。
評論