基于PCI總線數(shù)字信號處理機的硬件設計(05-100)
雙口RAM采用IDT70261,它是由美國IDT公司生產(chǎn)的高速16kX16帶有中斷的雙端口SRAM。它采用100—pmTQFP封裝,典型功耗為750mW,最大存取時間有兩個等級:商業(yè)級有15/20/25/35/55ns(max),工業(yè)級有20/25/35/55ns(max)。它具有如下特點:
本文引用地址:http://cafeforensic.com/article/91451.htm(1)有兩套完全獨立的控制線,地址線和I/O線,允許兩個獨立的系統(tǒng)同時對雙端口存儲器進行訪問。
(2)具有完全獨立的忙邏輯,可以保證兩個系統(tǒng)對同一單元進行讀寫操作的正確性。 (3)中斷邏輯允許CPU通過端口直接進行通信,標識器邏輯允許兩個控制器共享資源。
(4)允許數(shù)據(jù)高速存取,最快存取時間為15ns,可與大多數(shù)高速處理器配合使用,無需插入等待狀態(tài)。
(5)具有Master/Slaver控制腳,在存儲容量和數(shù)據(jù)位寬上能方便地擴展。
(6)各端口完全異步操作。
雙口RAM作DSP3(TS101S)輸出暫存,故與DSP3的WRL相連。DSP3與雙口RAM的連接如圖4:
本系統(tǒng)采用DSP片之間以鏈路口互連方式,每對DSP間保留2個鏈路通道,總數(shù)據(jù)速率可達500Mbyte/S。采用鏈路口互連可以大大簡化PCB板的復雜度。鏈路口互連是ADSP系列芯片的特有功能,也是ADSP處理器能以低成本組成多片高性能信號處理機的主要因素。DSP間的連接如圖5:
結(jié)束語
本系統(tǒng)用于從外部采集信號,經(jīng)數(shù)字信號處理機上的DSP芯片做信號處理,然后實現(xiàn)與PC機實時傳輸及數(shù)據(jù)存儲,因此可對信號處理結(jié)果進行實時更新,從而實現(xiàn)數(shù)字信號處理機與相應設備間的高速數(shù)據(jù)傳輸。本系統(tǒng)還可應用于高速數(shù)據(jù)采集卡、視頻處理卡、網(wǎng)卡等高速設備中。其中TigerSHARC系列芯片以其強大的運算能力從而大大的降低了開發(fā)成本,同時信號處理機的研制周期也可大為縮短,更容易的研制出性價比更高的信號處理機。而PCI9054以其強大的功能和簡單的用戶接口,為PCI總線接口的開發(fā)提供了一種簡潔的方法,本系統(tǒng)經(jīng)過測試,高速數(shù)據(jù)能夠正確采集和傳輸。在高速數(shù)據(jù)傳輸系統(tǒng)中,利用PCI總線的高速特性實時傳輸和存儲采集數(shù)據(jù),有效解決了數(shù)據(jù)的傳輸和處理的實時性,隨著PCI總線的普及應用,基于PCI總線的傳輸系統(tǒng)設計有十分廣闊的前景。
評論