cadence 文章 進(jìn)入cadence技術(shù)社區(qū)
Cadence和GLOBALFOUNDRIES合作改進(jìn)20及14納米節(jié)點(diǎn)DFM簽收
- 【中國,2013年5月13日】全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)近日宣布,GLOBALFOUNDRIES已攜手Cadence®,為其20和14納米制程提供模式分類數(shù)據(jù)。GLOBALFOUNDRIES之所以采用Cadence模式分類和模式匹配解決方案,是因?yàn)樗鼈兛梢允箍芍圃煨栽O(shè)計(jì)(DFM)加快四倍,這對(duì)提高客戶硅片成品率和可預(yù)測(cè)性非常關(guān)鍵。 “我們已集成了Cadence模式分類技術(shù),根據(jù)模式相似性將成品率不利因素分成若干模式
- 關(guān)鍵字: Cadence 28納米
低成本多路輸出CMOS帶隙基準(zhǔn)電壓源設(shè)計(jì)
- 摘要:在傳統(tǒng)Brokaw帶隙基準(zhǔn)源的基礎(chǔ)上,提出一種采用自偏置結(jié)構(gòu)和共源共柵電流鏡的低成本多路基準(zhǔn)電壓輸出的CMOS帶隙基準(zhǔn)源結(jié)構(gòu),省去了一個(gè)放大器,并減小了所需的電阻阻值,大大降低了成本,減小了功耗和噪聲。該
- 關(guān)鍵字: 帶隙基準(zhǔn)源 多路基準(zhǔn)電壓輸出 溫度系數(shù) Cadence
ARM攜手Cadence:開發(fā)基于TSMC 16納米FinFET的A57處理器
- ARM和Cadence近日宣布合作細(xì)節(jié),揭示其共同開發(fā)首款基于臺(tái)積電16納米FinFET制程的ARM?Cortex?-A57處理器,實(shí)現(xiàn)對(duì)16納米性能和功耗縮小的承諾。測(cè)試芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制設(shè)計(jì)平臺(tái)、ARM Artisan?標(biāo)準(zhǔn)單元庫和臺(tái)積電的存儲(chǔ)器的宏 ? ??? Cortex -A57處理器是ARM迄今為止性能最高的處理器,基于新的64位指令集
- 關(guān)鍵字: Cadence 設(shè)計(jì) EDA
Cadence和TSMC為16納米FinFET開發(fā)設(shè)計(jì)架構(gòu)
- Cadence設(shè)計(jì)系統(tǒng)公司4月9日宣布與TSMC簽訂了一項(xiàng)長期合作協(xié)議,共同開發(fā)16納米FinFET技術(shù),以其適用于移動(dòng)、網(wǎng)絡(luò)、服務(wù)器和FPGA等諸多應(yīng)用領(lǐng)域。此次合作非常深入,開始于工藝制造的早期階段,貫穿于設(shè)計(jì)分析至設(shè)計(jì)簽收,全面有效解決FinFETs設(shè)計(jì)存在的問題,從而交付能實(shí)現(xiàn)超低功耗、超高性能芯片的設(shè)計(jì)方案。 ????在16納米及以下工藝技術(shù)下設(shè)計(jì)開發(fā)系統(tǒng)級(jí)芯片設(shè)計(jì)(SoC),只有FinFET 技術(shù)才具備功率、性能和面積上(PPA)的獨(dú)特優(yōu)勢(shì)。與平面FE
- 關(guān)鍵字: Cadence 設(shè)計(jì) EDA
ARM攜Cadence開發(fā)Cortex-A57 64位處理器
- ARM (LSE:ARM; Nasdaq: ARMH) 和Cadence (NASDAQ: CDNS) 日前宣布合作細(xì)節(jié),揭示其共同開發(fā)首款基于臺(tái)積電16納米FinFET制程的ARM?Cortex?-A57處理器,實(shí)現(xiàn)對(duì)16納米性能和功耗縮小的承諾。 測(cè)試芯片是采用完整的Cadence RTL-to-signoff流程、 Cadence Virtuoso 定制設(shè)計(jì)平臺(tái)、ARM Artisan?標(biāo)準(zhǔn)單元庫和臺(tái)積電的存儲(chǔ)器的宏。
- 關(guān)鍵字: ARM Cadence 處理器 Cortex-A57
Cadence宣布收購Tensilica
- Tensilica公司的數(shù)據(jù)平面處理單元(DPUs)與Cadence公司的設(shè)計(jì)IP相結(jié)合,將為移動(dòng)無線、網(wǎng)絡(luò)基礎(chǔ)設(shè)施、汽車信息娛樂和家庭應(yīng)用等各方面提供更優(yōu)化的IP解決方案。 作為業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)的補(bǔ)充,Tensilica公司的IP提供了應(yīng)用優(yōu)化的子系統(tǒng),以提高產(chǎn)品的辨識(shí)度和更快地進(jìn)入市場(chǎng)。 全球持有Tensilica公司IP授權(quán)許可的公司超過200個(gè),包括系統(tǒng)OEM制造商及世界前10大半導(dǎo)體公司中的7家。Tensilica的IP核在全球的總出貨量已超過20億枚。 2013年3月1
- 關(guān)鍵字: Cadence IP
Cadence宣布收購Tensilica
- ? · Tensilica公司的數(shù)據(jù)平面處理單元(DPUs)與Cadence公司的設(shè)計(jì)IP相結(jié)合,將為移動(dòng)無線、網(wǎng)絡(luò)基礎(chǔ)設(shè)施、汽車信息娛樂和家庭應(yīng)用等各方面提供更優(yōu)化的IP解決方案。 · 作為業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)的補(bǔ)充,Tensilica公司的IP提供了應(yīng)用優(yōu)化的子系統(tǒng),以提高產(chǎn)品的辨識(shí)度和更快地進(jìn)入市場(chǎng)。 · 全球持有Tensilica公司IP授權(quán)許可的公司超過200個(gè),包括系統(tǒng)OEM制造商及世界前10大半導(dǎo)體公司中的7家。Tensilic
- 關(guān)鍵字: Cadence Tensilica 嵌入式
GLOBALFOUNDRIES與三星支持最新Cadence Virtuoso先進(jìn)節(jié)點(diǎn)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司 (NASDAQ: CDNS),日前宣布其兩家主要晶圓代工廠合作伙伴--三星晶圓廠與GLOBALFOUNDRIES已經(jīng)支持最新Cadence面向20與14納米先進(jìn)節(jié)點(diǎn)設(shè)計(jì)的定制/模擬技術(shù)。兩家晶圓廠正在為新推出的Cadence Virtuoso先進(jìn)節(jié)點(diǎn)提供基于SKILL的工藝設(shè)計(jì)工具包(PDK)。
- 關(guān)鍵字: Cadence 三星 晶圓
Cadence與GLOBALFOUNDRIES合作推動(dòng)20納米生產(chǎn)工藝的定制/模擬與數(shù)字設(shè)計(jì)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前宣布GLOBALFOUNDRIES已經(jīng)認(rèn)證關(guān)鍵的Cadence技術(shù),用于其20納米LPM技術(shù)的定制/模擬、數(shù)字和混合信號(hào)設(shè)計(jì)、實(shí)現(xiàn)和驗(yàn)證。驗(yàn)證涵蓋了Virtuoso和Encounter平臺(tái),包括業(yè)界標(biāo)準(zhǔn)的SKILL工藝設(shè)計(jì)工具包(PDK)。
- 關(guān)鍵字: Cadence 20納米 LPM
Cadence協(xié)議收購Cosmic Circuits,擴(kuò)張IP業(yè)務(wù)
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克:CDNS),日前宣布協(xié)議收購Cosmic Circuits 私人有限公司,這是一家領(lǐng)先的以模擬和混合信號(hào)IP為核心的公司。Cosmic Circuits提供在40nm和28nm工藝節(jié)點(diǎn)上經(jīng)過硅驗(yàn)證的接口類及先進(jìn)的混合信號(hào)IP解決方案,20nm和FinFET的產(chǎn)品正在開發(fā)中。
- 關(guān)鍵字: Cadence Cosmic 混合信號(hào)
新版Cadence Incisive平臺(tái)可將SoC驗(yàn)證效率提升一倍
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),日前公布了一個(gè)新版的尖端功能驗(yàn)證平臺(tái)與方法學(xué),擁有全套最新增強(qiáng)功能,與之前發(fā)布的版本相比,可將SoC驗(yàn)證效率提高一倍。Incisive ?12.2提供了兩倍性能,全新Incisive調(diào)試分析器產(chǎn)品,全新低功耗建模,以及當(dāng)今復(fù)雜IP與SoC高效驗(yàn)證所需的數(shù)百種其他功能。
- 關(guān)鍵字: Cadence Incisive SoC
cadence介紹
EDA仿真軟件Cadence
--------------------------------------------------------------------------------
Cadence Design Systems Inc.是全球最大的電子設(shè)計(jì)技術(shù)(Electronic Design Technologies)、程序方案服務(wù)和設(shè)計(jì)服務(wù)供應(yīng)商。其解決方案旨在提升和監(jiān)控半導(dǎo) [ 查看詳細(xì) ]
相關(guān)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473